5秒后页面跳转
LPC1114JBD48 PDF预览

LPC1114JBD48

更新时间: 2024-01-18 18:36:30
品牌 Logo 应用领域
恩智浦 - NXP 微控制器
页数 文件大小 规格书
39页 279K
描述
Scalable Entry Level 32-bit Microcontroller (MCU) based on ARM Cortex-M0+/M0 Cores

LPC1114JBD48 数据手册

 浏览型号LPC1114JBD48的Datasheet PDF文件第33页浏览型号LPC1114JBD48的Datasheet PDF文件第34页浏览型号LPC1114JBD48的Datasheet PDF文件第35页浏览型号LPC1114JBD48的Datasheet PDF文件第36页浏览型号LPC1114JBD48的Datasheet PDF文件第37页浏览型号LPC1114JBD48的Datasheet PDF文件第38页 
LPC1102  
NXP Semiconductors  
32-bit ARM Cortex-M0 microcontroller  
17. Contents  
1
General description. . . . . . . . . . . . . . . . . . . . . . 1  
7.15.5  
7.15.6  
7.15.7  
7.16  
APB interface. . . . . . . . . . . . . . . . . . . . . . . . . 15  
AHBLite . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 15  
External interrupt inputs. . . . . . . . . . . . . . . . . 15  
Emulation and debugging . . . . . . . . . . . . . . . 15  
2
Features and benefits . . . . . . . . . . . . . . . . . . . . 1  
Applications . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2  
Ordering information. . . . . . . . . . . . . . . . . . . . . 2  
Ordering options. . . . . . . . . . . . . . . . . . . . . . . . 2  
Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 3  
3
4
4.1  
5
8
Limiting values . . . . . . . . . . . . . . . . . . . . . . . . 16  
9
Static characteristics . . . . . . . . . . . . . . . . . . . 17  
BOD static characteristics . . . . . . . . . . . . . . . 21  
Power consumption . . . . . . . . . . . . . . . . . . . 21  
Electrical pin characteristics. . . . . . . . . . . . . . 24  
9.1  
9.2  
9.3  
6
6.1  
6.2  
Pinning information. . . . . . . . . . . . . . . . . . . . . . 4  
Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4  
Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 4  
10  
Dynamic characteristics. . . . . . . . . . . . . . . . . 26  
Power-up ramp conditions . . . . . . . . . . . . . . . 26  
Flash memory . . . . . . . . . . . . . . . . . . . . . . . . 26  
External clock. . . . . . . . . . . . . . . . . . . . . . . . . 27  
Internal oscillators . . . . . . . . . . . . . . . . . . . . . 28  
I/O pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29  
SPI interfaces. . . . . . . . . . . . . . . . . . . . . . . . . 29  
7
7.1  
7.2  
7.3  
7.4  
7.5  
7.5.1  
7.5.2  
7.6  
7.7  
7.7.1  
7.8  
7.8.1  
7.9  
7.9.1  
7.10  
7.10.1  
7.11  
Functional description . . . . . . . . . . . . . . . . . . . 6  
ARM Cortex-M0 processor. . . . . . . . . . . . . . . . 6  
On-chip flash program memory . . . . . . . . . . . . 6  
On-chip SRAM . . . . . . . . . . . . . . . . . . . . . . . . . 6  
Memory map. . . . . . . . . . . . . . . . . . . . . . . . . . . 6  
Nested Vectored Interrupt Controller (NVIC) . . 7  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 7  
Interrupt sources. . . . . . . . . . . . . . . . . . . . . . . . 8  
IOCONFIG block . . . . . . . . . . . . . . . . . . . . . . . 8  
Fast general purpose parallel I/O . . . . . . . . . . . 8  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8  
UART . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9  
SPI serial I/O controller. . . . . . . . . . . . . . . . . . . 9  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9  
10-bit ADC . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9  
General purpose external event  
10.1  
10.2  
10.3  
10.4  
10.5  
10.6  
11  
Application information . . . . . . . . . . . . . . . . . 32  
ADC usage notes. . . . . . . . . . . . . . . . . . . . . . 32  
XTAL input . . . . . . . . . . . . . . . . . . . . . . . . . . . 32  
Standard I/O pad configuration . . . . . . . . . . . 32  
Reset pad configuration. . . . . . . . . . . . . . . . . 33  
11.1  
11.2  
11.3  
11.4  
12  
13  
14  
Package outline. . . . . . . . . . . . . . . . . . . . . . . . 34  
Abbreviations . . . . . . . . . . . . . . . . . . . . . . . . . 35  
Revision history . . . . . . . . . . . . . . . . . . . . . . . 36  
15  
Legal information . . . . . . . . . . . . . . . . . . . . . . 37  
Data sheet status . . . . . . . . . . . . . . . . . . . . . . 37  
Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . 37  
Disclaimers . . . . . . . . . . . . . . . . . . . . . . . . . . 37  
Trademarks . . . . . . . . . . . . . . . . . . . . . . . . . . 38  
15.1  
15.2  
15.3  
15.4  
counter/timers. . . . . . . . . . . . . . . . . . . . . . . . . 10  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10  
System tick timer . . . . . . . . . . . . . . . . . . . . . . 10  
Watchdog timer. . . . . . . . . . . . . . . . . . . . . . . . 10  
Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 10  
Clocking and power control . . . . . . . . . . . . . . 11  
Crystal oscillators . . . . . . . . . . . . . . . . . . . . . . 11  
7.11.1  
7.12  
7.13  
7.13.1  
7.14  
7.14.1  
16  
17  
Contact information . . . . . . . . . . . . . . . . . . . . 38  
Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39  
7.14.1.1 Internal RC oscillator . . . . . . . . . . . . . . . . . . . 12  
7.14.1.2 Watchdog oscillator . . . . . . . . . . . . . . . . . . . . 12  
7.14.2  
7.14.3  
7.14.4  
System PLL . . . . . . . . . . . . . . . . . . . . . . . . . . 12  
Wake-up process . . . . . . . . . . . . . . . . . . . . . . 13  
Power control . . . . . . . . . . . . . . . . . . . . . . . . . 13  
7.14.4.1 Power profiles . . . . . . . . . . . . . . . . . . . . . . . . 13  
7.14.4.2 Sleep mode . . . . . . . . . . . . . . . . . . . . . . . . . . 13  
7.14.4.3 Deep-sleep mode . . . . . . . . . . . . . . . . . . . . . . 13  
7.15  
System control . . . . . . . . . . . . . . . . . . . . . . . . 14  
Start logic . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14  
Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 14  
Brownout detection. . . . . . . . . . . . . . . . . . . . . 14  
Code security (Code Read Protection - CRP) 14  
7.15.1  
7.15.2  
7.15.3  
7.15.4  
Please be aware that important notices concerning this document and the product(s)  
described herein, have been included in section ‘Legal information’.  
© NXP B.V. 2011.  
All rights reserved.  
For more information, please visit: http://www.nxp.com  
For sales office addresses, please send an email to: salesaddresses@nxp.com  
Date of release: 18 April 2011  
Document identifier: LPC1102  

与LPC1114JBD48相关器件

型号 品牌 描述 获取价格 数据表
LPC1114JBD48/303 NXP RISC MICROCONTROLLER

获取价格

LPC1114JBD48/323 NXP RISC MICROCONTROLLER

获取价格

LPC1114JBD48/323QL NXP LPC1114JBD48 - 32kB flash, 8kB SRAM, LQFP48 package QFP 48-Pin

获取价格

LPC1114JBD48/333 NXP RISC MICROCONTROLLER

获取价格

LPC1114JHI33 NXP Scalable Entry Level 32-bit Microcontroller (MCU) based on ARM Cortex-M0+/M0 Cores

获取价格

LPC1114JHI33/303E NXP LPC1114JHI33 - 32kB flash, 8kB SRAM, HVQFN32 package QFN 32-Pin

获取价格