5秒后页面跳转
I74F113D-T PDF预览

I74F113D-T

更新时间: 2024-01-09 20:43:56
品牌 Logo 应用领域
其他 - ETC 触发器
页数 文件大小 规格书
5页 186K
描述
J-K-Type Flip-Flop

I74F113D-T 技术参数

是否Rohs认证:不符合生命周期:Obsolete
Reach Compliance Code:unknown风险等级:5.92
Is Samacsys:NJESD-30 代码:R-PDIP-T14
JESD-609代码:e0逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:80000000 Hz最大I(ol):0.02 A
功能数量:2端子数量:14
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP14,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
最大电源电流(ICC):21 mA子类别:FF/Latches
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:INDUSTRIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
触发器类型:NEGATIVE EDGEBase Number Matches:1

I74F113D-T 数据手册

 浏览型号I74F113D-T的Datasheet PDF文件第2页浏览型号I74F113D-T的Datasheet PDF文件第3页浏览型号I74F113D-T的Datasheet PDF文件第4页浏览型号I74F113D-T的Datasheet PDF文件第5页 
Powered by ICminer.com Electronic-Library Service CopyRight 2003  

与I74F113D-T相关器件

型号 品牌 获取价格 描述 数据表
I74F113N NXP

获取价格

Dual J-K negative edge-triggered flip-flops without reset
I74F113N,602 NXP

获取价格

I74F113N
I74F113N-B ETC

获取价格

J-K-Type Flip-Flop
I74F133D NXP

获取价格

13.input NAND Gate
I74F133D,118 NXP

获取价格

74F133 - 13-input NAND gate SOP 16-Pin
I74F133N NXP

获取价格

13.input NAND Gate
I74F133N,112 NXP

获取价格

74F133 - 13-input NAND gate DIP 16-Pin
I74F138D NXP

获取价格

1-of-8 decoder/demultiplexer
I74F138D-T ETC

获取价格

3-To-8-Line Demultiplexer
I74F138N NXP

获取价格

1-of-8 decoder/demultiplexer