5秒后页面跳转
540ACDM200000ABGR PDF预览

540ACDM200000ABGR

更新时间: 2024-01-05 05:11:12
品牌 Logo 应用领域
芯科 - SILICON 机械石英晶振振荡器
页数 文件大小 规格书
16页 834K
描述
XO, Clock,

540ACDM200000ABGR 技术参数

生命周期:Active包装说明:CLCC, 6 PIN
Reach Compliance Code:unknown风险等级:5.71
其他特性:TRI-STATE; ENABLE/DISABLE FUNCTION; TR最长下降时间:1.5 ns
频率调整-机械:NO频率稳定性:7%
安装特点:SURFACE MOUNT标称工作频率:0.2 MHz
最高工作温度:85 °C最低工作温度:-40 °C
振荡器类型:LVPECL输出负载:5 pF
物理尺寸:7.0mm x 5.0mm x 1.43mm最长上升时间:1.5 ns
最大供电电压:3.465 V最小供电电压:3.135 V
标称供电电压:3.3 V表面贴装:YES
最大对称度:55/45 %Base Number Matches:1

540ACDM200000ABGR 数据手册

 浏览型号540ACDM200000ABGR的Datasheet PDF文件第1页浏览型号540ACDM200000ABGR的Datasheet PDF文件第2页浏览型号540ACDM200000ABGR的Datasheet PDF文件第4页浏览型号540ACDM200000ABGR的Datasheet PDF文件第5页浏览型号540ACDM200000ABGR的Datasheet PDF文件第6页浏览型号540ACDM200000ABGR的Datasheet PDF文件第7页 
Si540 Data Sheet  
Electrical Specifications  
2. Electrical Specifications  
Table 2.1. Electrical Specifications  
Test Condition/Comment  
VDD = 1.8 V, 2.5 or 3.3 V ± 5%, TA = –40 to 85 ºC  
Parameter  
Temperature Range  
Symbol  
TA  
Min  
–40  
0.2  
0.2  
0.2  
3.135  
2.375  
1.71  
Typ  
Max  
85  
Unit  
ºC  
Frequency Range  
Supply Voltage  
Supply Current  
FCLK  
LVPECL, LVDS, CML  
HCSL  
1500  
400  
250  
3.465  
2.625  
1.89  
132  
111  
125  
108  
125  
100  
20  
MHz  
MHz  
MHz  
V
CMOS, Dual CMOS  
3.3 V  
VDD  
3.3  
2.5  
1.8  
100  
75  
80  
74  
80  
64  
2.5 V  
V
1.8 V  
V
IDD  
LVPECL (output enabled)  
LVDS/CML (output enabled)  
HCSL (output enabled)  
CMOS (output enabled)  
Dual CMOS (output enabled)  
Tristate Hi-Z (output disabled)  
Frequency stability Grade A  
Frequency stability Grade B  
Frequency stability Grade C  
Frequency stability Grade A  
Frequency stability Grade B  
Frequency stability Grade C  
LVPECL/LVDS/CML  
mA  
mA  
mA  
mA  
mA  
mA  
ppm  
ppm  
ppm  
ppm  
ppm  
ppm  
ps  
Temperature Stability  
–20  
–10  
–7  
10  
7
Total Stability1  
FSTAB  
–50  
–25  
–20  
50  
25  
20  
Rise/Fall Time  
TR/TF  
350  
1.5  
(20% to 80% VPP  
)
CMOS / Dual CMOS  
(CL = 5 pF)  
0.5  
ns  
HCSL, FCLK >50 MHz  
All formats  
550  
ps  
%
V
Duty Cycle  
DC  
VIH  
VIL  
TD  
45  
0.7 × VDD  
55  
Output Enable (OE)2  
0.3 × VDD  
3
V
Output Disable Time,  
FCLK >10 MHz  
µs  
TE  
Output Enable Time,  
FCLK >10 MHz  
20  
10  
µs  
Powerup Time  
tOSC  
Time from 0.9 × VDD until output fre-  
quency (FCLK) within spec  
ms  
LVPECL Output Option3  
VOC  
VO  
Mid-level  
VDD – 1.42  
1.1  
VDD – 1.25  
1.9  
V
Swing (diff)  
VPP  
silabs.com | Building a more connected world.  
Rev. 1.0 | 3  

与540ACDM200000ABGR相关器件

型号 品牌 描述 获取价格 数据表
540BAA200M000BAGR SILICON LVDS Output Clock Oscillator,

获取价格

540BAA830M000BBG SILICON LVDS Output Clock Oscillator,

获取价格

540BBA775M000ABGR SILICON LVDS Output Clock Oscillator,

获取价格

540FAA10M0000BAGR SILICON CMOS Output Clock Oscillator,

获取价格

540-FREQ-DM0 FOX LVPECL Output Clock Oscillator, 40MHz Min, 170MHz Max, ROHS COMPLIANT PACKAGE-6

获取价格

540HR3C HB LED

获取价格