5秒后页面跳转
TTMC54F373J PDF预览

TTMC54F373J

更新时间: 2023-02-15 00:00:00
品牌 Logo 应用领域
摩托罗拉 - MOTOROLA 逻辑集成电路
页数 文件大小 规格书
5页 209K
描述
D Latch, 1-Func, 8-Bit, TTL, CDIP20

TTMC54F373J 技术参数

是否Rohs认证: 不符合生命周期:Active
包装说明:DIP, DIP20,.3Reach Compliance Code:unknown
风险等级:5.92JESD-30 代码:R-XDIP-T20
逻辑集成电路类型:D LATCH最大I(ol):0.024 A
位数:8功能数量:1
端子数量:20最高工作温度:125 °C
最低工作温度:-55 °C输出特性:3-STATE
封装主体材料:CERAMIC封装代码:DIP
封装等效代码:DIP20,.3封装形状:RECTANGULAR
封装形式:IN-LINE电源:5 V
最大电源电流(ICC):55 mAProp。Delay @ Nom-Sup:8.5 ns
认证状态:Not Qualified子类别:FF/Latches
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:MILITARY
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL

TTMC54F373J 数据手册

 浏览型号TTMC54F373J的Datasheet PDF文件第2页浏览型号TTMC54F373J的Datasheet PDF文件第3页浏览型号TTMC54F373J的Datasheet PDF文件第4页浏览型号TTMC54F373J的Datasheet PDF文件第5页 

与TTMC54F373J相关器件

型号 品牌 获取价格 描述 数据表
TTMC54F374JDS MOTOROLA

获取价格

D Flip-Flop, 8-Func, Positive Edge Triggered, TTL, CDIP20
TTMC54F74JDS MOTOROLA

获取价格

D Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDIP14
TTMC54HC03J MOTOROLA

获取价格

NAND Gate, CMOS, CDIP14
TTMC54HC03JD MOTOROLA

获取价格

NAND Gate, CMOS, CDIP14
TTMC54HC03JDS MOTOROLA

获取价格

NAND Gate, CMOS, CDIP14
TTMC54HC112JD MOTOROLA

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, CMOS, CDIP16
TTMC54HC112JDS MOTOROLA

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, CMOS, CDIP16
TTMC54HC113JD MOTOROLA

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, CMOS, CDIP14
TTMC54HC113JDS MOTOROLA

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, CMOS, CDIP14
TTMC54HC113JS MOTOROLA

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, CMOS, CDIP14