5秒后页面跳转
HY57V56420AT-8 PDF预览

HY57V56420AT-8

更新时间: 2024-02-17 22:14:50
品牌 Logo 应用领域
其他 - ETC 内存集成电路光电二极管ISM频段动态存储器时钟
页数 文件大小 规格书
12页 133K
描述
x4 SDRAM

HY57V56420AT-8 技术参数

生命周期:Obsolete零件包装代码:TSOP2
包装说明:TSOP2, TSOP54,.46,32针数:54
Reach Compliance Code:compliantECCN代码:EAR99
HTS代码:8542.32.00.24风险等级:5.83
Is Samacsys:N访问模式:FOUR BANK PAGE BURST
最长访问时间:6 ns其他特性:AUTO/SELF REFRESH
最大时钟频率 (fCLK):125 MHzI/O 类型:COMMON
交错的突发长度:1,2,4,8JESD-30 代码:R-PDSO-G54
JESD-609代码:e6长度:22.22 mm
内存密度:268435456 bit内存集成电路类型:SYNCHRONOUS DRAM
内存宽度:4功能数量:1
端口数量:1端子数量:54
字数:67108864 words字数代码:64000000
工作模式:SYNCHRONOUS最高工作温度:70 °C
最低工作温度:组织:64MX4
输出特性:3-STATE封装主体材料:PLASTIC/EPOXY
封装代码:TSOP2封装等效代码:TSOP54,.46,32
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE
电源:3.3 V认证状态:Not Qualified
刷新周期:8192座面最大高度:1.2 mm
自我刷新:YES连续突发长度:1,2,4,8,FP
最大待机电流:0.001 A子类别:DRAMs
最大压摆率:0.21 mA最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):3 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL端子面层:TIN BISMUTH
端子形式:GULL WING端子节距:0.8 mm
端子位置:DUAL宽度:10.16 mm
Base Number Matches:1

HY57V56420AT-8 数据手册

 浏览型号HY57V56420AT-8的Datasheet PDF文件第3页浏览型号HY57V56420AT-8的Datasheet PDF文件第4页浏览型号HY57V56420AT-8的Datasheet PDF文件第5页浏览型号HY57V56420AT-8的Datasheet PDF文件第7页浏览型号HY57V56420AT-8的Datasheet PDF文件第8页浏览型号HY57V56420AT-8的Datasheet PDF文件第9页 
HY57V56420AT  
DC CHARACTERISTICS II (TA=0 to 70°C, VDD=3.3±0.3V, VSS=0V)  
Speed  
Parameter  
Symbol  
Test Condition  
Unit Note  
-6  
-H  
-8  
-P  
-S  
-10  
Burst length=1, One bank active  
tRC ³ tRC(min), IOL=0mA  
Operating Current  
IDD1  
130  
120  
120  
110  
110  
100  
mA  
mA  
1
IDD2P  
CKE £ VIL(max), tCK = min  
CKE £ VIL(max), tCK = ¥  
1
1
Precharge Standby Current  
in Power Down Mode  
IDD2PS  
CKE ³ VIH(min), CS ³ VIH(min), tCK = min  
Input signals are changed one time during  
2clks. All other pins ³ VDD-0.2V or £ 0.2V  
15  
4
IDD2N  
Precharge Standby Current  
in Non Power Down Mode  
mA  
CKE ³ VIH(min), tCK = ¥  
Input signals are stable.  
IDD2NS  
IDD3P  
CKE £ VIL(max), tCK = min  
CKE £ VIL(max), tCK = ¥  
3
3
Active Standby Current  
in Power Down Mode  
mA  
mA  
IDD3PS  
CKE ³ VIH(min), CS ³ VIH(min), tCK = min  
Input signals are changed one time during  
2clks. All other pins ³ VDD-0.2V or £ 0.2V  
IDD3N  
25  
15  
Active Standby Current  
in Non Power Down Mode  
CKE ³ VIH(min), tCK = ¥  
Input signals are stable.  
IDD3NS  
140  
90  
130  
90  
130  
90  
120  
90  
120  
90  
110  
90  
1
CL=3  
tCK ³ tCK(min), IOL=0mA  
All banks active  
Burst Mode Operating Current IDD4  
mA  
CL=2  
210  
210  
210  
210  
210  
210  
mA  
mA  
mA  
2
3
4
Auto Refresh Current  
Self Refresh Current  
IDD5  
IDD6  
tRRC ³ tRRC(min), All banks active  
CKE £ 0.2V  
2
1
Note :  
1.IDD1 and IDD4 depend on output loading and cycle rates. Specified values are measured with the output open  
2.Min. of tRRC (Refresh RAS cycle time) is shown at AC CHARACTERISTICS II  
3.HY57V56420AT-6/H/8/P/S/10  
4.HY57V56420ALT-6/H/8/P/S/10  
Rev. 0.1/Dec.99  
6

与HY57V56420AT-8相关器件

型号 品牌 描述 获取价格 数据表
HY57V56420AT-H ETC x4 SDRAM

获取价格

HY57V56420AT-P ETC x4 SDRAM

获取价格

HY57V56420AT-S ETC x4 SDRAM

获取价格

HY57V56420BLT ETC 64Mx4|3.3V|8K|K|SDR SDRAM - 256M

获取价格

HY57V56420BLT-6 ETC x4 SDRAM

获取价格

HY57V56420BLT-8 ETC x4 SDRAM

获取价格