5秒后页面跳转
EPM5127DC-2 PDF预览

EPM5127DC-2

更新时间: 2024-01-10 15:29:44
品牌 Logo 应用领域
阿尔特拉 - ALTERA 可编程逻辑
页数 文件大小 规格书
2页 117K
描述
UV PLD, 128-Cell, CMOS, CDIP40

EPM5127DC-2 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP40,.6Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.92
其他特性:NO系统内可编程:NO
JESD-30 代码:R-XDIP-T40JESD-609代码:e0
JTAG BST:NO宏单元数:128
端子数量:40最高工作温度:70 °C
最低工作温度:封装主体材料:CERAMIC
封装代码:DIP封装等效代码:DIP40,.6
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V可编程逻辑类型:UV PLD
认证状态:Not Qualified子类别:Programmable Logic Devices
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
Base Number Matches:1

EPM5127DC-2 数据手册

 浏览型号EPM5127DC-2的Datasheet PDF文件第2页 

与EPM5127DC-2相关器件

型号 品牌 获取价格 描述 数据表
EPM5127JC ALTERA

获取价格

UV PLD, 128-Cell, CMOS, CQCC44
EPM5127LC ALTERA

获取价格

OT PLD, 128-Cell, CMOS, PQCC44
EPM5127PC ALTERA

获取价格

OT PLD, 128-Cell, CMOS, PDIP40
EPM5128 ALTERA

获取价格

High-Speed, High-Density MAX 5000 Devices
EPM5128AGC-12 ALTERA

获取价格

UV PLD, 20ns, 128-Cell, CMOS, CPGA68
EPM5128AGC-15 ETC

获取价格

UV-Erasable/OTP Complex PLD
EPM5128AGC-20 ETC

获取价格

UV-Erasable/OTP Complex PLD
EPM5128AGC68-12 ALTERA

获取价格

UV PLD, 20ns, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
EPM5128AGC68-20 ALTERA

获取价格

UV PLD, 33ns, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68
EPM5128AGI68-15 ALTERA

获取价格

UV PLD, 25ns, CMOS, CPGA68, WINDOWED, CERAMIC, PGA-68