5秒后页面跳转
EP3SL50F484I3LN PDF预览

EP3SL50F484I3LN

更新时间: 2024-01-07 14:27:13
品牌 Logo 应用领域
英特尔 - INTEL 时钟可编程逻辑
页数 文件大小 规格书
502页 4073K
描述
Field Programmable Gate Array, 100MHz, 47500-Cell, CMOS, PBGA484

EP3SL50F484I3LN 技术参数

是否Rohs认证: 符合生命周期:Not Recommended
包装说明:BGA, BGA484,22X22,40Reach Compliance Code:compliant
风险等级:5.25最大时钟频率:100 MHz
JESD-30 代码:S-PBGA-B484JESD-609代码:e1
输入次数:296逻辑单元数量:47500
输出次数:296端子数量:484
封装主体材料:PLASTIC/EPOXY封装代码:BGA
封装等效代码:BGA484,22X22,40封装形状:SQUARE
封装形式:GRID ARRAY峰值回流温度(摄氏度):NOT SPECIFIED
电源:1.2/3.3 V可编程逻辑类型:FIELD PROGRAMMABLE GATE ARRAY
认证状态:Not Qualified子类别:Field Programmable Gate Arrays
表面贴装:YES技术:CMOS
端子面层:TIN SILVER COPPER端子形式:BALL
端子节距:1 mm端子位置:BOTTOM
处于峰值回流温度下的最长时间:NOT SPECIFIEDBase Number Matches:1

EP3SL50F484I3LN 数据手册

 浏览型号EP3SL50F484I3LN的Datasheet PDF文件第2页浏览型号EP3SL50F484I3LN的Datasheet PDF文件第3页浏览型号EP3SL50F484I3LN的Datasheet PDF文件第4页浏览型号EP3SL50F484I3LN的Datasheet PDF文件第5页浏览型号EP3SL50F484I3LN的Datasheet PDF文件第6页浏览型号EP3SL50F484I3LN的Datasheet PDF文件第7页 
Stratix III Device Handbook, Volume 1  
101 Innovation Drive  
San Jose, CA 95134  
www.altera.com  
SIII5V1-1.4  

与EP3SL50F484I3LN相关器件

型号 品牌 获取价格 描述 数据表
EP3SL50F780C2 ALTERA

获取价格

Field Programmable Gate Array, 800MHz, 47500-Cell, CMOS, PBGA780, FBGA-780
EP3SL50F780C2L INTEL

获取价格

Field Programmable Gate Array, 100MHz, 47500-Cell, CMOS, PBGA780
EP3SL50F780C2LN INTEL

获取价格

Field Programmable Gate Array, 100MHz, 47500-Cell, CMOS, PBGA780
EP3SL50F780C2N ALTERA

获取价格

Field Programmable Gate Array, 800MHz, 47500-Cell, CMOS, PBGA780, LEAD FREE, FBGA-780
EP3SL50F780C4 ALTERA

获取价格

Stratix III Device Handbook
EP3SL50F780C4L ALTERA

获取价格

Field Programmable Gate Array, 717MHz, 47500-Cell, CMOS, PBGA780, FBGA-780
EP3SL50F780C4LN ALTERA

获取价格

Field Programmable Gate Array, 717MHz, 47500-Cell, CMOS, PBGA780, LEAD FREE, FBGA-780
EP3SL70 ALTERA

获取价格

Stratix III Device Handbook, Volume 2
EP3SL70F484C3L INTEL

获取价格

Field Programmable Gate Array, 100MHz, 67500-Cell, CMOS, PBGA484
EP3SL70F780C3 ALTERA

获取价格

暂无描述