是否Rohs认证: | 不符合 | 生命周期: | Obsolete |
包装说明: | QCCJ, LDCC68,1.0SQ | Reach Compliance Code: | not_compliant |
HTS代码: | 8542.39.00.01 | 风险等级: | 5.91 |
其他特性: | F_MAX FOR 12-BIT COUNTER APPLICATION IS 40 MHZ; LABS INTERCONNECTED BY PIA; 4 LABS; 48 MACROCELLS | 系统内可编程: | NO |
JESD-30 代码: | S-PQCC-J68 | JTAG BST: | NO |
长度: | 24.2316 mm | 专用输入次数: | 12 |
I/O 线路数量: | 48 | 宏单元数: | 48 |
端子数量: | 68 | 最高工作温度: | 85 °C |
最低工作温度: | -40 °C | 组织: | 12 DEDICATED INPUTS, 48 I/O |
输出函数: | MACROCELL | 封装主体材料: | PLASTIC/EPOXY |
封装代码: | QCCJ | 封装等效代码: | LDCC68,1.0SQ |
封装形状: | SQUARE | 封装形式: | CHIP CARRIER |
峰值回流温度(摄氏度): | NOT SPECIFIED | 电源: | 5 V |
可编程逻辑类型: | OT PLD | 传播延迟: | 28 ns |
认证状态: | Not Qualified | 座面最大高度: | 4.57 mm |
子类别: | Programmable Logic Devices | 最大供电电压: | 5.5 V |
最小供电电压: | 4.5 V | 标称供电电压: | 5 V |
表面贴装: | YES | 技术: | CMOS |
温度等级: | INDUSTRIAL | 端子形式: | J BEND |
端子节距: | 1.27 mm | 端子位置: | QUAD |
处于峰值回流温度下的最长时间: | NOT SPECIFIED | 宽度: | 24.2316 mm |
Base Number Matches: | 1 |
型号 | 品牌 | 描述 | 获取价格 | 数据表 |
EP1830-30 | ALTERA | High-Performance 48-Macrocell Devices |
获取价格 |
|
EP1830-30CFN | ETC | UV-Erasable/OTP Complex PLD |
获取价格 |
|
EP1830-30IFN | ETC | UV-Erasable/OTP Complex PLD |
获取价格 |
|
EP1830EPLD | ALTERA | High-Performance 48-Macrocell Devices |
获取价格 |
|
EP1830GC-25 | ALTERA | OT PLD, 28ns, 48-Cell, CMOS, CPGA68 |
获取价格 |
|
EP1830GC-30 | ALTERA | OT PLD, 34ns, 48-Cell, CMOS, CPGA68 |
获取价格 |