5秒后页面跳转
EP1830-25IFN PDF预览

EP1830-25IFN

更新时间: 2024-01-19 03:03:42
品牌 Logo 应用领域
其他 - ETC 可编程逻辑器件输入元件
页数 文件大小 规格书
21页 832K
描述
UV-Erasable/OTP Complex PLD

EP1830-25IFN 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:QCCJ, LDCC68,1.0SQReach Compliance Code:not_compliant
HTS代码:8542.39.00.01风险等级:5.91
其他特性:F_MAX FOR 12-BIT COUNTER APPLICATION IS 40 MHZ; LABS INTERCONNECTED BY PIA; 4 LABS; 48 MACROCELLS系统内可编程:NO
JESD-30 代码:S-PQCC-J68JTAG BST:NO
长度:24.2316 mm专用输入次数:12
I/O 线路数量:48宏单元数:48
端子数量:68最高工作温度:85 °C
最低工作温度:-40 °C组织:12 DEDICATED INPUTS, 48 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:QCCJ封装等效代码:LDCC68,1.0SQ
封装形状:SQUARE封装形式:CHIP CARRIER
峰值回流温度(摄氏度):NOT SPECIFIED电源:5 V
可编程逻辑类型:OT PLD传播延迟:28 ns
认证状态:Not Qualified座面最大高度:4.57 mm
子类别:Programmable Logic Devices最大供电电压:5.5 V
最小供电电压:4.5 V标称供电电压:5 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:24.2316 mm
Base Number Matches:1

EP1830-25IFN 数据手册

 浏览型号EP1830-25IFN的Datasheet PDF文件第2页浏览型号EP1830-25IFN的Datasheet PDF文件第3页浏览型号EP1830-25IFN的Datasheet PDF文件第4页浏览型号EP1830-25IFN的Datasheet PDF文件第5页浏览型号EP1830-25IFN的Datasheet PDF文件第6页浏览型号EP1830-25IFN的Datasheet PDF文件第7页 

与EP1830-25IFN相关器件

型号 品牌 描述 获取价格 数据表
EP1830-30 ALTERA High-Performance 48-Macrocell Devices

获取价格

EP1830-30CFN ETC UV-Erasable/OTP Complex PLD

获取价格

EP1830-30IFN ETC UV-Erasable/OTP Complex PLD

获取价格

EP1830EPLD ALTERA High-Performance 48-Macrocell Devices

获取价格

EP1830GC-25 ALTERA OT PLD, 28ns, 48-Cell, CMOS, CPGA68

获取价格

EP1830GC-30 ALTERA OT PLD, 34ns, 48-Cell, CMOS, CPGA68

获取价格