5秒后页面跳转
AK8112 PDF预览

AK8112

更新时间: 2024-02-18 12:29:59
品牌 Logo 应用领域
AKM 时钟发生器
页数 文件大小 规格书
6页 46K
描述
Single Clock Generator

AK8112 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Obsolete零件包装代码:SON
包装说明:VSOF,针数:6
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.84系列:8112
输入调节:STANDARDJESD-30 代码:R-PDSO-F6
长度:2.6 mm逻辑集成电路类型:PLL BASED CLOCK DRIVER
功能数量:1反相输出次数:
端子数量:6实输出次数:1
最高工作温度:80 °C最低工作温度:-10 °C
封装主体材料:PLASTIC/EPOXY封装代码:VSOF
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度):260认证状态:Not Qualified
座面最大高度:0.8 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):2.7 V标称供电电压 (Vsup):3 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL EXTENDED端子形式:FLAT
端子节距:0.5 mm端子位置:DUAL
处于峰值回流温度下的最长时间:10Base Number Matches:1

AK8112 数据手册

 浏览型号AK8112的Datasheet PDF文件第1页浏览型号AK8112的Datasheet PDF文件第3页浏览型号AK8112的Datasheet PDF文件第4页浏览型号AK8112的Datasheet PDF文件第5页浏览型号AK8112的Datasheet PDF文件第6页 
ASAHIKASEI  
[AK8112]  
1. 端子説明  
1-1)端子配置図  
6:CLKIN  
5:FSEL  
4:OE  
1:VDD  
2:VSS  
3:CLKOUT  
1-2)端子機能説明  
端子名  
(端子タイプ)  
端子番号  
説明  
VDD  
(PWR)  
VSS  
(PWR)  
CLKOUT  
(DO)  
電源端子.  
接地端子.  
1
2
3
クロック出力端子. FSEL端子の設定により33.75MHz67.5MHzのいず  
れかを出力します. パワーダウン時は“L”となります.  
CLKOUT出力イネーブル端子. この端子LPLLはパワーダウン  
されCLKOUTは出力されません. 100kΩで内部プルダウン.  
クロック出力周波数設定端子. L67.5MHzH33.75MHz  
を出力します. 100kΩで内部プルダウン.  
OE  
(DI)  
FSEL  
(DI)  
4
5
クロック入力端子(27.000MHz.  
クロックが入力されない場合、パワーダウン状態にして下さい.  
無入力もしくは不安定なクロック入力の場合、出力が安定しません。  
CLKIN  
DI)  
6
PWR:電源  
DO :デジタル出力  
DI :デジタル入力  
MS0516-J-00  
2006/6  
- 2 -  

与AK8112相关器件

型号 品牌 描述 获取价格 数据表
AK8112L AKM PLL Based Clock Driver, 8112 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO6,

获取价格

AK8113 AKM Single Clock Generator

获取价格

AK8113L AKM PLL Based Clock Driver, 8110 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO6,

获取价格

AK8114 AKM Single Clock Generator

获取价格

AK8114L AKM Clock Driver, 8114 Series, 1 True Output(s), 0 Inverted Output(s), CMOS, PDSO6, 2.60 X 1.6

获取价格

AK8115 AKM Single Clock Generator

获取价格