5秒后页面跳转
74LVT20D-T PDF预览

74LVT20D-T

更新时间: 2024-01-02 06:02:17
品牌 Logo 应用领域
其他 - ETC
页数 文件大小 规格书
7页 350K
描述
Dual 4-input NAND Gate

74LVT20D-T 技术参数

生命周期:Obsolete零件包装代码:TSSOP
包装说明:TSSOP,针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.83Is Samacsys:N
系列:LVTJESD-30 代码:R-PDSO-G14
长度:5 mm负载电容(CL):50 pF
逻辑集成电路类型:NAND GATE功能数量:2
输入次数:4端子数量:14
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:TSSOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
最大电源电流(ICC):1.2 mA传播延迟(tpd):4.4 ns
认证状态:Not Qualified座面最大高度:1.1 mm
最大供电电压 (Vsup):3.6 V最小供电电压 (Vsup):2.7 V
标称供电电压 (Vsup):3.3 V表面贴装:YES
技术:BICMOS温度等级:INDUSTRIAL
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL宽度:4.4 mm
Base Number Matches:1

74LVT20D-T 数据手册

 浏览型号74LVT20D-T的Datasheet PDF文件第2页浏览型号74LVT20D-T的Datasheet PDF文件第3页浏览型号74LVT20D-T的Datasheet PDF文件第4页浏览型号74LVT20D-T的Datasheet PDF文件第5页浏览型号74LVT20D-T的Datasheet PDF文件第6页浏览型号74LVT20D-T的Datasheet PDF文件第7页 

与74LVT20D-T相关器件

型号 品牌 描述 获取价格 数据表
74LVT20PW NXP 3.3V Dual 4-input NAND gate

获取价格

74LVT20PWDH NXP 3.3V Dual 4-input NAND gate

获取价格

74LVT20PWDH-T NXP IC LVT SERIES, DUAL 4-INPUT NAND GATE, PDSO14, Gate

获取价格

74LVT20PW-T ETC Dual 4-input NAND Gate

获取价格

74LVT2240 FAIRCHILD Low Voltage Inverting Octal Buffer/Line Driver with 3-STATE Outputs

获取价格

74LVT2240_05 FAIRCHILD Low Voltage Inverting Octal Buffer/Line Driver with 3-STATE Outputs and 25OHM Series Resis

获取价格