5秒后页面跳转
SSTV16859CGLF PDF预览

SSTV16859CGLF

更新时间: 2024-11-17 07:52:59
品牌 Logo 应用领域
艾迪悌 - IDT 光电二极管逻辑集成电路触发器电视
页数 文件大小 规格书
12页 143K
描述
TSSOP-64, Tube

SSTV16859CGLF 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Obsolete零件包装代码:TSSOP
包装说明:TSSOP,针数:64
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.84系列:SSTV
JESD-30 代码:R-PDSO-G64JESD-609代码:e3
长度:17 mm逻辑集成电路类型:D FLIP-FLOP
湿度敏感等级:1位数:13
功能数量:1端子数量:64
最高工作温度:70 °C最低工作温度:
输出极性:TRUE封装主体材料:PLASTIC/EPOXY
封装代码:TSSOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH峰值回流温度(摄氏度):260
传播延迟(tpd):2.7 ns认证状态:Not Qualified
座面最大高度:1.2 mm最大供电电压 (Vsup):2.7 V
最小供电电压 (Vsup):2.3 V标称供电电压 (Vsup):2.5 V
表面贴装:YES温度等级:COMMERCIAL
端子面层:Matte Tin (Sn)端子形式:GULL WING
端子节距:0.5 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED触发器类型:POSITIVE EDGE
宽度:6.1 mm最小 fmax:200 MHz
Base Number Matches:1

SSTV16859CGLF 数据手册

 浏览型号SSTV16859CGLF的Datasheet PDF文件第2页浏览型号SSTV16859CGLF的Datasheet PDF文件第3页浏览型号SSTV16859CGLF的Datasheet PDF文件第4页浏览型号SSTV16859CGLF的Datasheet PDF文件第5页浏览型号SSTV16859CGLF的Datasheet PDF文件第6页浏览型号SSTV16859CGLF的Datasheet PDF文件第7页 
Integrated  
Circuit  
Systems,Inc.  
ICSSSTV16859  
DDR 13-Bit to 26-Bit Registered Buffer  
Recommended Applications:  
• DDR Memory Modules  
Pin Configurations  
• Provides complete DDR DIMM logic solution with  
Q13A  
1
2
3
4
5
6
7
8
9
64  
63  
62  
61  
60  
59  
58  
57  
56  
55  
54  
53  
52  
51  
50  
49  
48  
47  
46  
45  
44  
43  
42  
41  
40  
39  
38  
37  
36  
35  
34  
33  
VDDQ  
GND  
D13  
Q12A  
Q11A  
Q10A  
Q9A  
VDDQ  
GND  
Q8A  
Q7A  
Q6A  
Q5A  
Q4A  
Q3A  
Q2A  
GND  
Q1A  
Q13B  
VDDQ  
Q12B  
Q11B  
Q10B  
Q9B  
ICS93V857 or ICS95V857  
• SSTL_2 compatible data registers  
D12  
VDD  
VDDQ  
GND  
D11  
D10  
D9  
GND  
D8  
D7  
RESET#  
GND  
CLK#  
CLK  
VDDQ  
VDD  
VREF  
D6  
Product Features:  
• Differential clock signals  
10  
11  
12  
13  
14  
15  
16  
17  
18  
19  
20  
21  
22  
23  
24  
25  
26  
27  
28  
29  
30  
31  
32  
• Meets SSTL_2 signal data  
• Supports SSTL_2 class II specifications on outputs  
• Low-voltage operation  
- VDD = 2.3V to 2.7V  
• Available in 64 pin TSSOP and 56 pin VFQFN (MLF2)  
packages  
Truth Table1  
GND  
D5  
D4  
Q8B  
Q7B  
Q6B  
GND  
VDDQ  
Q5B  
Q4B  
Q3B  
Inputs  
CLK  
X or  
Q Outputs  
Q
D3  
RESET#  
CLK#  
D
GND  
VDDQ  
VDD  
D2  
D1  
GND  
VDDQ  
X or  
X or  
L
L
Floating Floating Floating  
Q2B  
Q1B  
H
H
H
-
-
¯
¯
H
L
H
L
(2)  
L or H  
L or H  
X
Q0  
64-Pin TSSOP  
Notes:  
6.10 mm. Body, 0.50 mm. pitch  
1.  
H = "High" Signal Level  
L = "Low" Signal Level  
= Transition "Low"-to-"High"  
= Transition "High"-to-"Low"  
X = Don't Care  
56  
43  
1
Q7A  
Q6A  
Q5A  
42  
D10  
D9  
D8  
2.  
Output level before the indicated steady state  
input conditions were established.  
Q4A  
D7  
Q3A  
Q2A  
Q1A  
Q13B  
VDDQ  
Q12B  
Q11B  
Q10B  
Q9B  
RESET#  
GND  
CLK#  
CLK  
VDDQ  
VDD  
VREF  
D6  
Block Diagram  
ICSSSTV16859  
CLK  
CLK#  
RESET#  
R
Q1A  
Q1B  
CLK  
D1  
VREF  
D5  
29  
D4  
D1  
14  
Q8B  
15  
28  
To 12 Other Channels  
56 pin VFQFN (MLF2)  
0003G—05/21/02  

与SSTV16859CGLF相关器件

型号 品牌 获取价格 描述 数据表
SSTV16859CGLF-T IDT

获取价格

D Flip-Flop, SSTV Series, 1-Func, Positive Edge Triggered, 13-Bit, True Output, PDSO64, 0.
SSTV16859CKLF IDT

获取价格

VFQFPN-56, Tray
SSTV16859DGG NXP

获取价格

2.5 V 13-bit to 26-bit SSTL_2 registered buffer for stacked DDR DIMM
SSTV16859DGG PHILIPS

获取价格

Bus Driver, CMOS, PDSO64
SSTV16859DGG,112 NXP

获取价格

SSTV16859DGG
SSTV16859DGG,118 NXP

获取价格

SSTV16859DGG
SSTV16859EC NXP

获取价格

2.5 V 13-bit to 26-bit SSTL_2 registered buffer for stacked DDR DIMM
SSTV16859EC PHILIPS

获取价格

Bus Driver, CMOS, PBGA96
SSTV16859EC,518 NXP

获取价格

SSTV16859 - 2.5 V 13-bit to 26-bit SSTL_2 registered buffer for stacked DDR DIMM BGA 96-Pi
SSTV16859EC,551 NXP

获取价格

SSTV16859 - 2.5 V 13-bit to 26-bit SSTL_2 registered buffer for stacked DDR DIMM BGA 96-Pi