5秒后页面跳转
SN74LS73AJ PDF预览

SN74LS73AJ

更新时间: 2024-02-13 07:24:25
品牌 Logo 应用领域
罗彻斯特 - ROCHESTER 逻辑集成电路
页数 文件大小 规格书
5页 207K
描述
J-K Flip-Flop

SN74LS73AJ 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP14,.3Reach Compliance Code:not_compliant
HTS代码:8542.39.00.01风险等级:5.41
系列:LSJESD-30 代码:R-GDIP-T14
长度:19.56 mm负载电容(CL):15 pF
逻辑集成电路类型:J-K FLIP-FLOP位数:2
功能数量:2端子数量:14
最高工作温度:70 °C最低工作温度:
输出极性:COMPLEMENTARY封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DIP封装等效代码:DIP14,.3
封装形状:RECTANGULAR封装形式:IN-LINE
峰值回流温度(摄氏度):NOT SPECIFIED电源:5 V
最大电源电流(ICC):6 mA传播延迟(tpd):20 ns
认证状态:Not Qualified座面最大高度:5.08 mm
子类别:FF/Latches最大供电电压 (Vsup):5.25 V
最小供电电压 (Vsup):4.75 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED触发器类型:NEGATIVE EDGE
宽度:7.62 mm最小 fmax:30 MHz
Base Number Matches:1

SN74LS73AJ 数据手册

 浏览型号SN74LS73AJ的Datasheet PDF文件第2页浏览型号SN74LS73AJ的Datasheet PDF文件第3页浏览型号SN74LS73AJ的Datasheet PDF文件第4页浏览型号SN74LS73AJ的Datasheet PDF文件第5页 

与SN74LS73AJ相关器件

型号 品牌 获取价格 描述 数据表
SN74LS73AJD MOTOROLA

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14, CERAM
SN74LS73AJDS MOTOROLA

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14, CERAM
SN74LS73AJS MOTOROLA

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14, CERAM
SN74LS73AN TI

获取价格

DUAL J-K FLIP-FLOPS WITH CLEAR
SN74LS73AN-00 TI

获取价格

IC LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDIP14, FF
SN74LS73AN-10 TI

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDIP14
SN74LS73AN3 ROCHESTER

获取价格

J-K Flip-Flop
SN74LS73AND MOTOROLA

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDIP14
SN74LS73ANDS MOTOROLA

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDIP14
SN74LS73ANE4 TI

获取价格

具有清零端的双路 J-K 触发器 | N | 14 | 0 to 70