5秒后页面跳转
SN74LS112ADR2 PDF预览

SN74LS112ADR2

更新时间: 2024-11-04 19:35:55
品牌 Logo 应用领域
摩托罗拉 - MOTOROLA 光电二极管输出元件逻辑集成电路触发器
页数 文件大小 规格书
2页 57K
描述
LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16, PLASTIC, SOIC-16

SN74LS112ADR2 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:SOP, SOP16,.25Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.6
系列:LSJESD-30 代码:R-PDSO-G16
JESD-609代码:e0长度:9.9 mm
负载电容(CL):15 pF逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:30000000 Hz最大I(ol):0.008 A
位数:2功能数量:2
端子数量:16最高工作温度:70 °C
最低工作温度:输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP16,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE包装方法:TAPE AND REEL
峰值回流温度(摄氏度):NOT SPECIFIED电源:5 V
最大电源电流(ICC):6 mA传播延迟(tpd):20 ns
认证状态:Not Qualified座面最大高度:1.75 mm
子类别:FF/Latches最大供电电压 (Vsup):5.25 V
最小供电电压 (Vsup):4.75 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:TTL
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
触发器类型:NEGATIVE EDGE宽度:3.9 mm
最小 fmax:30 MHzBase Number Matches:1

SN74LS112ADR2 数据手册

 浏览型号SN74LS112ADR2的Datasheet PDF文件第2页 

与SN74LS112ADR2相关器件

型号 品牌 获取价格 描述 数据表
SN74LS112ADRE4 TI

获取价格

DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WIITH PRESET AND CLEAR
SN74LS112ADRG4 TI

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16, GREEN
SN74LS112AFN ROCHESTER

获取价格

J-K Flip-Flop, LS Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, TT
SN74LS112AFN3 TI

获取价格

SN74LS112AFN3
SN74LS112AJ-00 TI

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16, CERAM
SN74LS112AJ4 TI

获取价格

SN74LS112AJ4
SN74LS112AJD MOTOROLA

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16, CERAM
SN74LS112AJDS MOTOROLA

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16, CERAM
SN74LS112AJP4 TI

获取价格

SN74LS112AJP4
SN74LS112AJS MOTOROLA

获取价格

LS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP16, CERAM