是否无铅: | 不含铅 | 是否Rohs认证: | 符合 |
生命周期: | Obsolete | 零件包装代码: | SOIC |
包装说明: | SOP, SOP14,.25 | 针数: | 14 |
Reach Compliance Code: | unknown | HTS代码: | 8542.39.00.01 |
风险等级: | 5.03 | 系列: | HC/UH |
JESD-30 代码: | R-PDSO-G14 | JESD-609代码: | e4 |
长度: | 8.65 mm | 负载电容(CL): | 50 pF |
逻辑集成电路类型: | NAND GATE | 最大I(ol): | 0.004 A |
湿度敏感等级: | 1 | 功能数量: | 4 |
输入次数: | 2 | 端子数量: | 14 |
最高工作温度: | 85 °C | 最低工作温度: | -40 °C |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | SOP |
封装等效代码: | SOP14,.25 | 封装形状: | RECTANGULAR |
封装形式: | SMALL OUTLINE | 包装方法: | TAPE AND REEL |
峰值回流温度(摄氏度): | 260 | 电源: | 2/6 V |
Prop。Delay @ Nom-Sup: | 29 ns | 传播延迟(tpd): | 120 ns |
认证状态: | Not Qualified | 施密特触发器: | NO |
筛选级别: | AEC-Q100 | 座面最大高度: | 1.75 mm |
子类别: | Gates | 最大供电电压 (Vsup): | 6 V |
最小供电电压 (Vsup): | 2 V | 标称供电电压 (Vsup): | 5 V |
表面贴装: | YES | 技术: | CMOS |
温度等级: | INDUSTRIAL | 端子面层: | Nickel/Palladium/Gold (Ni/Pd/Au) |
端子形式: | GULL WING | 端子节距: | 1.27 mm |
端子位置: | DUAL | 处于峰值回流温度下的最长时间: | NOT SPECIFIED |
宽度: | 3.9 mm | Base Number Matches: | 1 |
型号 | 品牌 | 替代类型 | 描述 | 数据表 |
SN74HC10QDREP | TI |
完全替代 |
TRIPLE 3-INPUT POSITIVE-NAND GATE |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
SN74HC10QDRQ1 | TI |
获取价格 |
TRIPLE 3-INPUT POSITIVE-NAND GATE | |
SN74HC10QPWREP | TI |
获取价格 |
TRIPLE 3-INPUT POSITIVE-NAND GATE | |
SN74HC10QPWRG4Q1 | TI |
获取价格 |
TRIPLE 3-INPUT POSITIVE-NAND GATE | |
SN74HC10QPWRQ1 | TI |
获取价格 |
TRIPLE 3-INPUT POSITIVE-NAND GATE | |
SN74HC11 | TI |
获取价格 |
TRIPLE 3-INPUT POSITIVE-AND GATES | |
SN74HC11_07 | TI |
获取价格 |
TRIPLE 3-INPUT POSITIVE-AND GATES | |
SN74HC112 | TI |
获取价格 |
DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET | |
SN74HC112D | TI |
获取价格 |
DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET | |
SN74HC112D-00 | TI |
获取价格 |
HC/UH SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16 | |
SN74HC112D3 | TI |
获取价格 |
暂无描述 |