是否无铅: | 不含铅 | 是否Rohs认证: | 符合 |
生命周期: | Active | 零件包装代码: | TSSOP |
包装说明: | TSSOP, TSSOP14,.25 | 针数: | 14 |
Reach Compliance Code: | compliant | ECCN代码: | EAR99 |
HTS代码: | 8542.31.00.01 | Factory Lead Time: | 6 weeks |
风险等级: | 5.16 | 系列: | HC/UH |
JESD-30 代码: | R-PDSO-G14 | JESD-609代码: | e4 |
长度: | 5 mm | 负载电容(CL): | 50 pF |
逻辑集成电路类型: | NOR GATE | 最大I(ol): | 0.0052 A |
湿度敏感等级: | 1 | 功能数量: | 4 |
输入次数: | 2 | 端子数量: | 14 |
最高工作温度: | 85 °C | 最低工作温度: | -40 °C |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | TSSOP |
封装等效代码: | TSSOP14,.25 | 封装形状: | RECTANGULAR |
封装形式: | SMALL OUTLINE, THIN PROFILE, SHRINK PITCH | 包装方法: | TR |
峰值回流温度(摄氏度): | 260 | 电源: | 2/6 V |
最大电源电流(ICC): | 0.02 mA | Prop。Delay @ Nom-Sup: | 23 ns |
传播延迟(tpd): | 115 ns | 认证状态: | Not Qualified |
施密特触发器: | NO | 座面最大高度: | 1.2 mm |
子类别: | Gates | 最大供电电压 (Vsup): | 6 V |
最小供电电压 (Vsup): | 2 V | 标称供电电压 (Vsup): | 5 V |
表面贴装: | YES | 技术: | CMOS |
温度等级: | INDUSTRIAL | 端子面层: | Nickel/Palladium/Gold (Ni/Pd/Au) |
端子形式: | GULL WING | 端子节距: | 0.65 mm |
端子位置: | DUAL | 处于峰值回流温度下的最长时间: | NOT SPECIFIED |
宽度: | 4.4 mm | Base Number Matches: | 1 |
型号 | 品牌 | 替代类型 | 描述 | 数据表 |
SN74HC02PWTE4 | TI |
完全替代 |
QUADRUPLE 2-INPUT POSITIVE-NOR GATES | |
SN74HC02PWT | TI |
完全替代 |
QUADRUPLE 2-INPUT POSITIVE-NOR GATES | |
SN74HC02PWG4 | TI |
完全替代 |
QUADRUPLE 2-INPUT POSITIVE-NOR GATES |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
SN74HC02PWT | TI |
获取价格 |
QUADRUPLE 2-INPUT POSITIVE-NOR GATES | |
SN74HC02PWTE4 | TI |
获取价格 |
QUADRUPLE 2-INPUT POSITIVE-NOR GATES | |
SN74HC02PWTG4 | TI |
获取价格 |
QUADRUPLE 2-INPUT POSITIVE-NOR GATES | |
SN74HC02-Q1 | TI |
获取价格 |
QUADRUPLE 2-INPUT POSITIVE-NOR GATE | |
SN74HC02QDRQ1 | TI |
获取价格 |
汽车类 4 通道、2 输入、2V 至 6V 或非门 | D | 14 | -40 to 1 | |
SN74HC02QPWREP | TI |
获取价格 |
QUADRUPLE 2-INPUT POSITIVE-NOR GATE | |
SN74HC02QPWRG4Q1 | TI |
获取价格 |
汽车类 4 通道、2 输入、2V 至 6V 或非门 | PW | 14 | -40 to | |
SN74HC02QPWRQ1 | TI |
获取价格 |
汽车类 4 通道、2 输入、2V 至 6V 或非门 | PW | 14 | -40 to | |
SN74HC03 | TI |
获取价格 |
QUADRUPLE 2-INPUT POSITIVE-NAND GATES WITH OPEN-DRAIN OUTPUTS | |
SN74HC03D | TI |
获取价格 |
QUADRUPLE 2-INPUT POSITIVE-NAND GATES WITH OPEN-DRAIN OUTPUTS |