5秒后页面跳转
SN74AC08PWR PDF预览

SN74AC08PWR

更新时间: 2024-11-20 05:04:55
品牌 Logo 应用领域
德州仪器 - TI 输入元件
页数 文件大小 规格书
15页 514K
描述
QUADRUPLE 2-INPUT POSITIVE-AND GATES

SN74AC08PWR 技术参数

是否无铅: 不含铅是否Rohs认证: 符合
生命周期:Active零件包装代码:TSSOP
包装说明:TSSOP, TSSOP14,.25针数:14
Reach Compliance Code:compliantECCN代码:EAR99
HTS代码:8542.39.00.01风险等级:0.8
系列:ACJESD-30 代码:R-PDSO-G14
JESD-609代码:e4长度:5 mm
负载电容(CL):50 pF逻辑集成电路类型:AND GATE
最大I(ol):0.024 A湿度敏感等级:1
功能数量:4输入次数:2
端子数量:14最高工作温度:85 °C
最低工作温度:-40 °C封装主体材料:PLASTIC/EPOXY
封装代码:TSSOP封装等效代码:TSSOP14,.25
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法:TR峰值回流温度(摄氏度):260
电源:3.3/5 V最大电源电流(ICC):0.02 mA
Prop。Delay @ Nom-Sup:10 ns传播延迟(tpd):10 ns
认证状态:Not Qualified施密特触发器:NO
座面最大高度:1.2 mm子类别:Gates
最大供电电压 (Vsup):6 V最小供电电压 (Vsup):2 V
标称供电电压 (Vsup):3.3 V表面贴装:YES
技术:CMOS温度等级:INDUSTRIAL
端子面层:Nickel/Palladium/Gold (Ni/Pd/Au)端子形式:GULL WING
端子节距:0.65 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:4.4 mm
Base Number Matches:1

SN74AC08PWR 数据手册

 浏览型号SN74AC08PWR的Datasheet PDF文件第2页浏览型号SN74AC08PWR的Datasheet PDF文件第3页浏览型号SN74AC08PWR的Datasheet PDF文件第4页浏览型号SN74AC08PWR的Datasheet PDF文件第5页浏览型号SN74AC08PWR的Datasheet PDF文件第6页浏览型号SN74AC08PWR的Datasheet PDF文件第7页 
ꢀꢁꢂ ꢃ ꢄꢅ ꢆ ꢇꢈ ꢀꢁ ꢉꢃ ꢄꢅ ꢆꢇ  
ꢊ ꢋꢄꢌꢍ ꢋꢎꢏ ꢐ ꢑ ꢒꢓꢁ ꢎꢋꢔ ꢎꢕ ꢀꢓ ꢔ ꢓꢖꢐ ꢒꢄꢁꢌ ꢗ ꢄꢔꢐ ꢀ  
SCAS536D − SEPTEMBER 1995 − REVISED OCTOBER 2003  
D
D
D
2-V to 6-V V  
Operation  
CC  
Inputs Accept Voltages to 6 V  
Max t of 7.5 ns at 5 V  
pd  
SN54AC08 . . . FK PACKAGE  
(TOP VIEW)  
SN54AC08 . . . J OR W PACKAGE  
SN74AC08 . . . D, DB, N, NS, OR PW PACKAGE  
(TOP VIEW)  
1A  
1B  
1Y  
2A  
2B  
V
CC  
1
2
3
4
5
6
7
14  
13  
12  
11  
10  
9
3
2
1
20 19  
18  
4B  
4A  
4Y  
3B  
3A  
3Y  
4A  
NC  
4Y  
NC  
3B  
1Y  
NC  
2A  
4
5
6
7
8
17  
16  
15  
14  
NC  
2B  
2Y  
GND  
9 10 11 12 13  
8
NC − No internal connection  
description/ordering information  
The ’AC08 devices are quadruple 2-input positive-AND gates. These devices perform the Boolean function  
Y = A B or Y = A + B in positive logic.  
ORDERING INFORMATION  
ORDERABLE  
PART NUMBER  
TOP-SIDE  
MARKING  
PACKAGE  
T
A
PDIP − N  
SOIC − D  
Tube  
SN74AC08N  
SN74AC08N  
Tube  
SN74AC08D  
AC08  
Tape and reel  
Tape and reel  
Tape and reel  
Tube  
SN74AC08DR  
SN74AC08NSR  
SN74AC08DBR  
SN74AC08PW  
SN74AC08PWR  
SNJ54AC08J  
SNJ54AC08W  
SNJ54AC08FK  
SOP − NS  
AC08  
AC08  
−40°C to 85°C  
SSOP − DB  
TSSOP − PW  
AC08  
Tape and reel  
Tube  
CDIP − J  
CFP − W  
LCCC − FK  
SNJ54AC08J  
SNJ54AC08W  
SNJ54AC08FK  
Tube  
−55°C to 125°C  
Tube  
Package drawings, standard packing quantities, thermal data, symbolization, and PCB design guidelines are  
available at www.ti.com/sc/package.  
FUNCTION TABLE  
(each gate)  
INPUTS  
OUTPUT  
Y
A
H
L
B
H
X
L
H
L
L
X
Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of  
Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.  
Copyright 2003, Texas Instruments Incorporated  
ꢕ ꢙ ꢤ ꢜ ꢛꢧ ꢢꢡ ꢟꢠ ꢡꢛ ꢝꢤ ꢦꢘ ꢞꢙ ꢟ ꢟꢛ ꢮꢓ ꢏꢒ ꢎꢍ ꢯ ꢒꢰꢇꢂ ꢰꢂꢈ ꢞꢦꢦ ꢤꢞ ꢜ ꢞ ꢝꢣ ꢟꢣꢜ ꢠ ꢞ ꢜ ꢣ ꢟꢣ ꢠꢟꢣ ꢧ  
ꢟ ꢣ ꢠ ꢟꢘ ꢙꢭ ꢛꢚ ꢞ ꢦꢦ ꢤꢞ ꢜ ꢞ ꢝ ꢣ ꢟ ꢣ ꢜ ꢠ ꢨ  
ꢢ ꢙꢦ ꢣꢠꢠ ꢛ ꢟꢩꢣ ꢜ ꢫꢘ ꢠꢣ ꢙ ꢛꢟꢣ ꢧꢨ ꢕ ꢙ ꢞꢦ ꢦ ꢛ ꢟꢩꢣ ꢜ ꢤꢜ ꢛ ꢧꢢꢡ ꢟꢠ ꢈ ꢤꢜ ꢛ ꢧꢢꢡ ꢟꢘꢛ ꢙ  
ꢣꢜ  
1
POST OFFICE BOX 655303 DALLAS, TEXAS 75265  

SN74AC08PWR 替代型号

型号 品牌 替代类型 描述 数据表
SN74AC08QPWRQ1 TI

类似代替

QUADRUPLE 2-INPUT POSITIVE-AND GATE
SN74AC08QPWRG4Q1 TI

类似代替

QUADRUPLE 2-INPUT POSITIVE-AND GATE
SN74AC08PW TI

类似代替

QUADRUPLE 2-INPUT POSITIVE-AND GATES

与SN74AC08PWR相关器件

型号 品牌 获取价格 描述 数据表
SN74AC08PWRE4 TI

获取价格

QUADRUPLE 2-INPUT POSITIVE-AND GATES
SN74AC08PWRG4 TI

获取价格

4 通道、2 输入、2V 至 6V 与门 | PW | 14 | -40 to 85
SN74AC08-Q1 TI

获取价格

QUADRUPLE 2-INPUT POSITIVE-AND GATE
SN74AC08QDRG4Q1 TI

获取价格

QUADRUPLE 2-INPUT POSITIVE-AND GATE
SN74AC08QDRQ1 TI

获取价格

QUADRUPLE 2-INPUT POSITIVE-AND GATE
SN74AC08QPWRG4Q1 TI

获取价格

QUADRUPLE 2-INPUT POSITIVE-AND GATE
SN74AC08QPWRQ1 TI

获取价格

QUADRUPLE 2-INPUT POSITIVE-AND GATE
SN74AC10 TI

获取价格

TRIPLE 3-INPUT POSITIVE-NAND GATES
SN74AC10D TI

获取价格

TRIPLE 3-INPUT POSITIVE-NAND GATES
SN74AC10DB TI

获取价格

TRIPLE 3-INPUT POSITIVE-NAND GATES