5秒后页面跳转
PEEL20V8JL-7 PDF预览

PEEL20V8JL-7

更新时间: 2024-11-20 21:20:11
品牌 Logo 应用领域
ICT 时钟输入元件可编程逻辑
页数 文件大小 规格书
10页 653K
描述
EE PLD, 7.5ns, PAL-Type, CMOS, PQCC28, PLASTIC, LCC-28

PEEL20V8JL-7 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:QLCC包装说明:QCCJ, LDCC28,.5SQ
针数:28Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.92
Is Samacsys:N其他特性:8 MACROCELLS; 1 EXTERNAL CLOCK; SHARED INPUT/CLOCK
架构:PAL-TYPE最大时钟频率:83.3 MHz
JESD-30 代码:S-PQCC-J28JESD-609代码:e0
长度:11.5062 mm专用输入次数:12
I/O 线路数量:8输入次数:20
输出次数:8产品条款数:64
端子数量:28最高工作温度:70 °C
最低工作温度:组织:12 DEDICATED INPUTS, 8 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:QCCJ封装等效代码:LDCC28,.5SQ
封装形状:SQUARE封装形式:CHIP CARRIER
电源:5 V可编程逻辑类型:EE PLD
传播延迟:7.5 ns认证状态:Not Qualified
座面最大高度:4.369 mm子类别:Programmable Logic Devices
最大供电电压:5.25 V最小供电电压:4.75 V
标称供电电压:5 V表面贴装:YES
技术:CMOS温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
宽度:11.5062 mmBase Number Matches:1

PEEL20V8JL-7 数据手册

 浏览型号PEEL20V8JL-7的Datasheet PDF文件第2页浏览型号PEEL20V8JL-7的Datasheet PDF文件第3页浏览型号PEEL20V8JL-7的Datasheet PDF文件第4页浏览型号PEEL20V8JL-7的Datasheet PDF文件第5页浏览型号PEEL20V8JL-7的Datasheet PDF文件第6页浏览型号PEEL20V8JL-7的Datasheet PDF文件第7页 

与PEEL20V8JL-7相关器件

型号 品牌 获取价格 描述 数据表
PEEL20V8JQ15 ETC

获取价格

ASIC
PEEL20V8JQ-15 ICT

获取价格

EE PLD, 15ns, CMOS, PQCC28, PLASTIC, LCC-28
PEEL20V8JQ-25 ICT

获取价格

EE PLD, 25ns, PAL-Type, CMOS, PQCC28, PLASTIC, LCC-28
PEEL20V8P-25 ICT

获取价格

EE PLD, 25ns, CMOS, PDIP24, 0.300 INCH, PLASTIC, DIP-24
PEEL20V8PL-10 ETC

获取价格

Electrically-Erasable PLD
PEEL20V8PL-15 ICT

获取价格

EE PLD, 15ns, PAL-Type, CMOS, PDIP24, 0.300 INCH, PLASTIC, DIP-24
PEEL20V8PL-25 ETC

获取价格

Electrically-Erasable PLD
PEEL20V8PL-7 ICT

获取价格

EE PLD, 7.5ns, PAL-Type, CMOS, PDIP24, 0.300 INCH, PLASTIC, DIP-24
PEEL20V8PQ-15 ICT

获取价格

EE PLD, 15ns, PAL-Type, CMOS, PDIP24, 0.300 INCH, PLASTIC, DIP-24
PEEL20V8PQ-25 ICT

获取价格

EE PLD, 25ns, PAL-Type, CMOS, PDIP24, 0.300 INCH, PLASTIC, DIP-24