5秒后页面跳转
PEEL20CG10AS-7 PDF预览

PEEL20CG10AS-7

更新时间: 2024-11-23 20:30:59
品牌 Logo 应用领域
ICT 时钟输入元件光电二极管可编程逻辑
页数 文件大小 规格书
8页 452K
描述
EE PLD, 7.5ns, PAL-Type, CMOS, PDSO24, SOIC-24

PEEL20CG10AS-7 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:SOIC包装说明:SOP, SOP24,.4
针数:24Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.88
其他特性:10 MACROCELLS; 1 EXTERNAL CLOCK; SHARED INPUT/CLOCK架构:PAL-TYPE
最大时钟频率:117 MHzJESD-30 代码:R-PDSO-G24
JESD-609代码:e0长度:15.4 mm
专用输入次数:11I/O 线路数量:10
输入次数:22输出次数:10
产品条款数:92端子数量:24
最高工作温度:70 °C最低工作温度:
组织:11 DEDICATED INPUTS, 10 I/O输出函数:MACROCELL
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP24,.4封装形状:RECTANGULAR
封装形式:SMALL OUTLINE电源:5 V
可编程逻辑类型:EE PLD传播延迟:7.5 ns
认证状态:Not Qualified座面最大高度:2.65 mm
子类别:Programmable Logic Devices最大供电电压:5.25 V
最小供电电压:4.75 V标称供电电压:5 V
表面贴装:YES技术:CMOS
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL宽度:7.5 mm
Base Number Matches:1

PEEL20CG10AS-7 数据手册

 浏览型号PEEL20CG10AS-7的Datasheet PDF文件第2页浏览型号PEEL20CG10AS-7的Datasheet PDF文件第3页浏览型号PEEL20CG10AS-7的Datasheet PDF文件第4页浏览型号PEEL20CG10AS-7的Datasheet PDF文件第5页浏览型号PEEL20CG10AS-7的Datasheet PDF文件第6页浏览型号PEEL20CG10AS-7的Datasheet PDF文件第7页 

与PEEL20CG10AS-7相关器件

型号 品牌 获取价格 描述 数据表
PEEL20CG10ASI-10 ICT

获取价格

EE PLD, 10ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10ASI-15 ICT

获取价格

EE PLD, 15ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10ASI-25 ETC

获取价格

Electrically-Erasable PLD
PEEL20CG10ASI-7 ETC

获取价格

Electrically-Erasable PLD
PEEL20CG10ASL-15 ICT

获取价格

EE PLD, 15ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10C10 ETC

获取价格

ASIC
PEEL20CG10C12 ETC

获取价格

ASIC
PEEL20CG10C15 ETC

获取价格

ASIC
PEEL20CG10C-20 ETC

获取价格

Electrically-Erasable PLD
PEEL20CG10C-25 ETC

获取价格

Electrically-Erasable PLD