5秒后页面跳转
PEEL20CG10API-7 PDF预览

PEEL20CG10API-7

更新时间: 2024-11-19 20:30:59
品牌 Logo 应用领域
ICT 时钟输入元件光电二极管可编程逻辑
页数 文件大小 规格书
8页 452K
描述
EE PLD, 7.5ns, PAL-Type, CMOS, PDIP24, 0.300 INCH, PLASTIC, DIP-24

PEEL20CG10API-7 技术参数

是否Rohs认证:不符合生命周期:Obsolete
零件包装代码:DIP包装说明:DIP, DIP24,.3
针数:24Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.3
Is Samacsys:N其他特性:10 MACROCELLS; 1 EXTERNAL CLOCK; SHARED INPUT/CLOCK
架构:PAL-TYPE最大时钟频率:117 MHz
JESD-30 代码:R-PDIP-T24JESD-609代码:e0
长度:31.75 mm专用输入次数:11
I/O 线路数量:10输入次数:22
输出次数:10产品条款数:92
端子数量:24最高工作温度:85 °C
最低工作温度:-40 °C组织:11 DEDICATED INPUTS, 10 I/O
输出函数:MACROCELL封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP24,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V可编程逻辑类型:EE PLD
传播延迟:7.5 ns认证状态:Not Qualified
子类别:Programmable Logic Devices最大供电电压:5.5 V
最小供电电压:4.5 V标称供电电压:5 V
表面贴装:NO技术:CMOS
温度等级:INDUSTRIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL宽度:7.62 mm
Base Number Matches:1

PEEL20CG10API-7 数据手册

 浏览型号PEEL20CG10API-7的Datasheet PDF文件第2页浏览型号PEEL20CG10API-7的Datasheet PDF文件第3页浏览型号PEEL20CG10API-7的Datasheet PDF文件第4页浏览型号PEEL20CG10API-7的Datasheet PDF文件第5页浏览型号PEEL20CG10API-7的Datasheet PDF文件第6页浏览型号PEEL20CG10API-7的Datasheet PDF文件第7页 

与PEEL20CG10API-7相关器件

型号 品牌 获取价格 描述 数据表
PEEL20CG10APL-15 ICT

获取价格

EE PLD, 15ns, PAL-Type, CMOS, PDIP24, 0.300 INCH, PLASTIC, DIP-24
PEEL20CG10APLI15 ETC

获取价格

ASIC
PEEL20CG10AS-10 ICT

获取价格

EE PLD, 10ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10AS-15 ICT

获取价格

EE PLD, 15ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10AS-25 ICT

获取价格

EE PLD, 25ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10AS-7 ICT

获取价格

EE PLD, 7.5ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10ASI-10 ICT

获取价格

EE PLD, 10ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10ASI-15 ICT

获取价格

EE PLD, 15ns, PAL-Type, CMOS, PDSO24, SOIC-24
PEEL20CG10ASI-25 ETC

获取价格

Electrically-Erasable PLD
PEEL20CG10ASI-7 ETC

获取价格

Electrically-Erasable PLD