5秒后页面跳转
PDU-53-400MC3 PDF预览

PDU-53-400MC3

更新时间: 2024-09-23 14:44:11
品牌 Logo 应用领域
DATADELAY 输出元件逻辑集成电路延迟线
页数 文件大小 规格书
1页 95K
描述
ACTIVE DELAY LINE, TRUE OUTPUT, DSO16

PDU-53-400MC3 技术参数

是否无铅:含铅是否Rohs认证:不符合
生命周期:Active包装说明:SOP,
Reach Compliance Code:compliant风险等级:5.22
Is Samacsys:N其他特性:IN-HOUSE BURN-IN AND THERMAL SHOCK; TEMP. COEFF. SPECIFIED OVER 0 TO 70 DEG. CEL.
系列:100K输入频率最大值(fmax):125 MHz
JESD-30 代码:R-XDSO-G16长度:22.352 mm
逻辑集成电路类型:ACTIVE DELAY LINE功能数量:1
抽头/阶步数:7端子数量:16
最高工作温度:125 °C最低工作温度:-55 °C
输出特性:OPEN-EMITTER输出极性:TRUE
封装主体材料:UNSPECIFIED封装代码:SOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
峰值回流温度(摄氏度):NOT SPECIFIED最大电源电流(ICC):150 mA
可编程延迟线:YES认证状态:Not Qualified
座面最大高度:7.112 mm表面贴装:YES
技术:ECL温度等级:MILITARY
端子形式:GULL WING端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:NOT SPECIFIED
总延迟标称(td):5 nsBase Number Matches:1

PDU-53-400MC3 数据手册

  

与PDU-53-400MC3相关器件

型号 品牌 获取价格 描述 数据表
PDU53-400MC3 DATADELAY

获取价格

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU53)
PDU-53-500 DATADELAY

获取价格

ACTIVE DELAY LINE, TRUE OUTPUT, PDIP16, DIP-16
PDU53-500 DATADELAY

获取价格

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU53)
PDU53-500C3 DATADELAY

获取价格

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU53)
PDU53-500M DATADELAY

获取价格

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU53)
PDU53-500MC3 DATADELAY

获取价格

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU53)
PDU-53-750 DATADELAY

获取价格

ACTIVE DELAY LINE, TRUE OUTPUT, PDIP16, DIP-16
PDU53-750 DATADELAY

获取价格

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU53)
PDU53-750C3 DATADELAY

获取价格

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU53)
PDU53-750M DATADELAY

获取价格

3-BIT, ECL-INTERFACED PROGRAMMABLE DELAY LINE (SERIES PDU53)