5秒后页面跳转
5420 PDF预览

5420

更新时间: 2024-01-24 23:42:36
品牌 Logo 应用领域
美国国家半导体 - NSC
页数 文件大小 规格书
4页 96K
描述
Dual 4-Input NAND Gates

5420 技术参数

生命周期:Obsolete包装说明:DIP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.58系列:TTL/H/L
JESD-30 代码:R-GDIP-T14长度:19.56 mm
负载电容(CL):15 pF逻辑集成电路类型:NAND GATE
功能数量:2输入次数:4
端子数量:14最高工作温度:125 °C
最低工作温度:-55 °C封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DIP封装形状:RECTANGULAR
封装形式:IN-LINE最大电源电流(ICC):11 mA
传播延迟(tpd):15 ns认证状态:Not Qualified
座面最大高度:5.08 mm最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:MILITARY端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
宽度:7.62 mmBase Number Matches:1

5420 数据手册

 浏览型号5420的Datasheet PDF文件第2页浏览型号5420的Datasheet PDF文件第3页浏览型号5420的Datasheet PDF文件第4页 
June 1989  
5420/DM5420/DM7420  
Dual 4-Input NAND Gates  
General Description  
This device contains two independent gates each of which  
performs the logic NAND function.  
Features  
Y
Alternate Military/Aerospace device (5420) is available.  
Contact a National Semiconductor Sales Office/Distrib-  
utor for specifications.  
Connection Diagram  
Dual-In-Line Package  
TL/F/6506–1  
Order Number 5420DMQB, 5420FMQB, DM5420J, DM5420W or DM7420N  
See NS Package Number J14A, N14A or W14B  
Function Table  
e
Y
ABCD  
D
Inputs  
Output  
Y
A
B
C
X
X
X
L
X
X
L
X
L
L
X
X
X
H
H
H
H
H
L
X
X
H
X
H
H
e
e
e
H
L
High Logic Level  
Low Logic Level  
X
Either Low or High Logic Level  
C
1995 National Semiconductor Corporation  
TL/F/6506  
RRD-B30M105/Printed in U. S. A.  

与5420相关器件

型号 品牌 描述 获取价格 数据表
54-20 APITECH Fixed Attenuator, 0MHz Min, 40000MHz Max

获取价格

54200003 AMPHENOL Combination Line Connector

获取价格

54200008 AMPHENOL Combination Line Connector

获取价格

54200200N AMPHENOL Combination Line Connector

获取价格

54200201 AMPHENOL Combination Line Connector,

获取价格

54200201N AMPHENOL Combination Line Connector

获取价格