5秒后页面跳转
M74LS73AP PDF预览

M74LS73AP

更新时间: 2024-02-27 18:26:40
品牌 Logo 应用领域
三菱 - MITSUBISHI 触发器锁存器逻辑集成电路光电二极管
页数 文件大小 规格书
4页 220K
描述
DUAL J-K NEGATIVE EDGE-TRIGGERED FLIP FLOP WITH RESET

M74LS73AP 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP14,.3Reach Compliance Code:unknown
风险等级:5.92Is Samacsys:N
JESD-30 代码:R-PDIP-T14JESD-609代码:e0
逻辑集成电路类型:J-K FLIP-FLOP最大频率@ Nom-Sup:30000000 Hz
最大I(ol):0.008 A功能数量:2
端子数量:14最高工作温度:70 °C
最低工作温度:-20 °C封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP14,.3
封装形状:RECTANGULAR封装形式:IN-LINE
电源:5 V最大电源电流(ICC):6 mA
认证状态:Not Qualified子类别:FF/Latches
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
触发器类型:NEGATIVE EDGEBase Number Matches:1

M74LS73AP 数据手册

 浏览型号M74LS73AP的Datasheet PDF文件第2页浏览型号M74LS73AP的Datasheet PDF文件第3页浏览型号M74LS73AP的Datasheet PDF文件第4页 

与M74LS73AP相关器件

型号 品牌 获取价格 描述 数据表
M74LS74AP MITSUBISHI

获取价格

D Flip-Flop, LS Series, 2-Func, Positive Edge Triggered, 1-Bit, Complementary Output, TTL,
M74LS75P MITSUBISHI

获取价格

D Latch, 1-Func, 4-Bit, TTL, PDIP16
M74LS76AP MITSUBISHI

获取价格

J-K Flip-Flop, 2-Func, Negative Edge Triggered, TTL, PDIP16
M74LS96P MITSUBISHI

获取价格

5-Bit Shift Register
M74M74C TE

获取价格

DOUBLE-BALANCED MIXER
M74S138P MITSUBISHI

获取价格

3-LINE TO 8-LINE DECODER/DEMULTIPLEXER
M74VHC132DTR2G ONSEMI

获取价格

Quad 2−Input NAND Schmitt Trigger
M74VHC1G125DFT1G ONSEMI

获取价格

Noninverting 3−State Buffer
M74VHC1G125DFT1G-L22038 ONSEMI

获取价格

Single Non-Inverting Buffer, 3-State
M74VHC1G125DFT2G ONSEMI

获取价格

Noninverting 3−State Buffer