5秒后页面跳转
LMK04832 PDF预览

LMK04832

更新时间: 2024-11-10 11:10:43
品牌 Logo 应用领域
德州仪器 - TI 时钟
页数 文件大小 规格书
107页 5738K
描述
具有双环路且符合 JESD204B 标准的超低噪声 3.2GHz、15 路输出时钟抖动清除器

LMK04832 数据手册

 浏览型号LMK04832的Datasheet PDF文件第2页浏览型号LMK04832的Datasheet PDF文件第3页浏览型号LMK04832的Datasheet PDF文件第4页浏览型号LMK04832的Datasheet PDF文件第5页浏览型号LMK04832的Datasheet PDF文件第6页浏览型号LMK04832的Datasheet PDF文件第7页 
Support &  
Community  
Product  
Folder  
Order  
Now  
Tools &  
Software  
Technical  
Documents  
LMK04832  
ZHCSIA3C FEBRURAY 2017REVISED MAY 2018  
带双环路 PLL 且符合 JESD204B 标准的 LMK04832  
超低噪声时钟抖动清除器  
1 特性  
3 说明  
1
最高时钟输出频率:3255MHz  
LMK04832 是一款具有超高性能的时钟调节器,不但  
支持 JEDEC JESD204B,而且与 LMK0482x 器件系  
列引脚兼容。  
多模式:双 PLL、单 PLL 和时钟分配  
超低噪声,2500MHz 时:  
54fs RMS 抖动(12kHz 20MHz)  
64fs RMS 抖动(100Hz 20MHz)  
–157.6dBc/Hz 本底噪声  
PLL2 可以配置 14 个时钟输出以驱动 7 JESD204B  
转换器或其他逻辑器件(使用器件和 SYSREF 时  
钟)。SYSREF 可以通过直流和交流耦合提供。不只  
JESD204B 应用,14 个输出中的每一个输出都可以  
单独配置为用于传统时钟系统的高性能输出。  
超低噪声,3200MHz 时:  
61fs RMS 抖动(12kHz 20MHz)  
67fs RMS 抖动(100Hz 100MHz)  
–156.5dBc/Hz 本底噪声  
LMK04832 可以配置在双 PLL、单 PLL 或时钟分配模  
式下工作(使用或不使用 SYSREF 生成或时钟恢  
复)。PLL2 可以使用内部或外部 VCO 工作。  
PLL2  
–230dBc/Hz PLL FOM  
LMK04832 既具有出色的性能, 又具有 多种特性,如  
功率和性能均衡调节、双 VCO、动态数字延迟和保持  
模式,是提供灵活的高性能时钟树的理想器件。  
–128dBc/Hz PLL 1/f  
相位检测器速率高达 320MHz  
两个集成 VCO2440 2580MHz  
2945 3255MHz  
器件信息(1)  
多达 14 个差动器件时钟  
器件型号  
说明  
封装尺寸(标称值)  
CMLLVPECLLCPECLHSDSLVDS 和  
2xLVCMOS 可编程输出  
LMK04832NKDT  
LMK04832NKDR  
WQFN (64)  
9.00mm x 9.00mm  
最多 1 个缓冲 VCXO/XO 输出  
LVPECLLVDS2xLVCMOS 可编程输出  
(1) 如需了解所有可用封装,请参阅数据表末尾的可订购产品附  
录。  
(2) T = 带;R = 卷  
1-1023 CLKout 分频器  
1-8191 SYSREF 分频器  
简化原理图  
SYSREF 时钟 25ps 阶跃模拟延迟  
器件时钟和 SYSREF 数字延迟和动态数字延迟  
PLL1 保持模式  
CLKout10  
CLKout11  
VCXO  
Multiple —clean“  
clocks at different  
frequencies  
LMX2594  
Recovered  
PLL+VCO  
—dirty“ clock or  
clean clock  
CLKin0  
OSCout  
CLKout8  
CLKout9  
FPGA  
Backup  
PLL1 PLL2 零延迟  
Reference  
Clock  
LMK04832  
CLKin1  
CLKout4 &  
CLKout6  
支持 105°C PCB 温度  
(在散热焊盘上测量)  
CLKout5 &  
CLKout7  
CLKout0 &  
CLKout2  
CLKout12,  
CLKout13  
DAC  
ADC  
CLKout1 &  
CLKout3  
2 应用  
Serializer/  
Deserializer  
Copyright © 2017, Texas Instruments Incorporated  
测试和测量  
雷达  
微波回程  
数据转换器时钟  
1
本文档旨在为方便起见,提供有关 TI 产品中文版本的信息,以确认产品的概要。 有关适用的官方英文版本的最新信息,请访问 www.ti.com,其内容始终优先。 TI 不保证翻译的准确  
性和有效性。 在实际设计之前,请务必参考最新版本的英文版本。  
English Data Sheet: SNAS688  
 
 
 

与LMK04832相关器件

型号 品牌 获取价格 描述 数据表
LMK04832MPAPSEP TI

获取价格

耐辐射且符合 JESD204C 标准的 30krad 超低噪声 3.2GHz、15 路输出
LMK04832NKDR TI

获取价格

具有双环路且符合 JESD204B 标准的超低噪声 3.2GHz、15 路输出时钟抖动清除
LMK04832NKDT TI

获取价格

具有双环路且符合 JESD204B 标准的超低噪声 3.2GHz、15 路输出时钟抖动清除
LMK04832PAP/EM TI

获取价格

耐辐射且符合 JESD204C 标准的 30krad 超低噪声 3.2GHz、15 路输出
LMK04832-SEP TI

获取价格

耐辐射且符合 JESD204C 标准的 30krad 超低噪声 3.2GHz、15 路输出
LMK04832-SP TI

获取价格

耐辐射加固保障 (RHA)、超低噪声、3.2GHz、15 路输出时钟抖动清除器
LMK04832W/EM TI

获取价格

耐辐射加固保障 (RHA)、超低噪声、3.2GHz、15 路输出时钟抖动清除器 | HBE
LMK04906 TI

获取价格

Ultra Low Noise Clock Jitter Cleaner/Multiplier with 6 Programmable Outputs
LMK04906_14 TI

获取价格

Low-Noise Clock Jitter Cleaner with Dual Loop PLLs
LMK04906BISQ TI

获取价格

Ultra Low Noise Clock Jitter Cleaner/Multiplier with 6 Programmable Outputs