5秒后页面跳转
HEF4030BT-Q100 PDF预览

HEF4030BT-Q100

更新时间: 2024-11-12 01:22:43
品牌 Logo 应用领域
安世 - NEXPERIA 光电二极管逻辑集成电路石英晶振
页数 文件大小 规格书
11页 678K
描述
Quad 2-input EXCLUSIVE-OR gate

HEF4030BT-Q100 技术参数

是否Rohs认证: 符合生命周期:Active
包装说明:SOP,Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.68
系列:4000/14000/40000JESD-30 代码:R-PDSO-G14
JESD-609代码:e4长度:8.65 mm
逻辑集成电路类型:XOR GATE湿度敏感等级:1
功能数量:4输入次数:2
端子数量:14最高工作温度:125 °C
最低工作温度:-40 °C封装主体材料:PLASTIC/EPOXY
封装代码:SOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE峰值回流温度(摄氏度):260
传播延迟(tpd):175 ns筛选级别:AEC-Q100
座面最大高度:1.75 mm最大供电电压 (Vsup):15 V
最小供电电压 (Vsup):3 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子面层:Nickel/Palladium/Gold/Silver (Ni/Pd/Au/Ag)
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
宽度:3.9 mmBase Number Matches:1

HEF4030BT-Q100 数据手册

 浏览型号HEF4030BT-Q100的Datasheet PDF文件第2页浏览型号HEF4030BT-Q100的Datasheet PDF文件第3页浏览型号HEF4030BT-Q100的Datasheet PDF文件第4页浏览型号HEF4030BT-Q100的Datasheet PDF文件第5页浏览型号HEF4030BT-Q100的Datasheet PDF文件第6页浏览型号HEF4030BT-Q100的Datasheet PDF文件第7页 
HEF4030B-Q100  
Quad 2-input EXCLUSIVE-OR gate  
Rev. 1 — 13 November 2013  
Product data sheet  
1. General description  
The HEF4030B-Q100 is a quad 2-input EXCLUSIVE-OR gate. The outputs are fully  
buffered for the highest noise immunity and pattern insensitivity to output impedance.  
It operates over a recommended VDD power supply range of 3 V to 15 V referenced to VSS  
(usually ground). Unused inputs must be connected to VDD, VSS, or another input.  
This product has been qualified to the Automotive Electronics Council (AEC) standard  
Q100 (Grade 1) and is suitable for use in automotive applications.  
2. Features and benefits  
Automotive product qualification in accordance with AEC-Q100 (Grade 1)  
Specified from 40 C to +85 C and from 40 C to +125 C  
Fully static operation  
5 V, 10 V, and 15 V parametric ratings  
Standardized symmetrical output characteristics  
ESD protection:  
MIL-STD-833, method 3015 exceeds 2000 V  
HBM JESD22-A114F exceeds 2000 V  
MM JESD22-A115-A exceeds 200 V (C = 200 pF, R = 0 )  
Complies with JEDEC standard JESD 13-B  
3. Ordering information  
Table 1.  
Ordering information  
All types operate from 40 C to +125 C  
Type number  
Package  
Name  
Description  
Version  
HEF4030BT-Q100  
SO14  
plastic small outline package; 14 leads; body width 3.9 mm  
SOT108-1  

与HEF4030BT-Q100相关器件

型号 品牌 获取价格 描述 数据表
HEF4030BT-Q100,118 NXP

获取价格

XOR Gate, 4000/14000/40000 Series, 4-Func, 2-Input, CMOS, PDSO14
HEF4030BT-Q100J NXP

获取价格

HEF4030B-Q100 - Quad 2-input EXCLUSIVE-OR gate SOIC 14-Pin
HEF4030BT-T NXP

获取价格

IC 4000/14000/40000 SERIES, QUAD 2-INPUT XOR GATE, PDSO14, PLASTIC, SO-14, Gate
HEF4031 NXP

获取价格

64-stage static shift register
HEF4031B NXP

获取价格

64-stage static shift register
HEF4031BD NXP

获取价格

64-stage static shift register
HEF4031BDB NXP

获取价格

IC 4000/14000/40000 SERIES, 64-BIT RIGHT SERIAL IN SERIAL OUT SHIFT REGISTER, COMPLEMENTAR
HEF4031BDF NXP

获取价格

IC 4000/14000/40000 SERIES, 64-BIT RIGHT SERIAL IN SERIAL OUT SHIFT REGISTER, COMPLEMENTAR
HEF4031BF NXP

获取价格

64-stage static shift register
HEF4031BN NXP

获取价格

64-stage static shift register