是否无铅: | 含铅 | 是否Rohs认证: | 符合 |
生命周期: | Active | 零件包装代码: | SON |
包装说明: | VSOF, FL5/6,.047,20 | 针数: | 5 |
Reach Compliance Code: | compliant | HTS代码: | 8542.39.00.01 |
风险等级: | 5.53 | 系列: | LV/LV-A/LVX/H |
JESD-30 代码: | R-PDSO-F5 | JESD-609代码: | e0 |
长度: | 1.6 mm | 负载电容(CL): | 50 pF |
逻辑集成电路类型: | NOR GATE | 最大I(ol): | 0.006 A |
湿度敏感等级: | 1 | 功能数量: | 1 |
输入次数: | 2 | 端子数量: | 5 |
最高工作温度: | 85 °C | 最低工作温度: | -40 °C |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | VSOF |
封装等效代码: | FL5/6,.047,20 | 封装形状: | RECTANGULAR |
封装形式: | SMALL OUTLINE, VERY THIN PROFILE | 包装方法: | TAPE AND REEL |
峰值回流温度(摄氏度): | NOT SPECIFIED | 电源: | 3.3 V |
Prop。Delay @ Nom-Sup: | 15.5 ns | 传播延迟(tpd): | 15.5 ns |
认证状态: | Not Qualified | 施密特触发器: | NO |
座面最大高度: | 0.6 mm | 子类别: | Gates |
最大供电电压 (Vsup): | 5.5 V | 最小供电电压 (Vsup): | 3 V |
标称供电电压 (Vsup): | 3.3 V | 表面贴装: | YES |
技术: | CMOS | 温度等级: | INDUSTRIAL |
端子形式: | FLAT | 端子节距: | 0.5 mm |
端子位置: | DUAL | 处于峰值回流温度下的最长时间: | NOT SPECIFIED |
宽度: | 1.2 mm | Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
HD74LV1GT02AVSE-E | RENESAS |
获取价格 |
LV/LV-A/LVX/H SERIES, 2-INPUT NOR GATE, PDSO5, 1.20 X 1.60 MM, 0.50 MM PITCH, PLASTIC, VSO | |
HD74LV1GT04A | RENESAS |
获取价格 |
Inverter / CMOS Logic Level Shifter | |
HD74LV1GT04ACM | HITACHI |
获取价格 |
Gate | |
HD74LV1GT04ACME | RENESAS |
获取价格 |
Inverter / CMOS Logic Level Shifter | |
HD74LV1GT04ACME-E | RENESAS |
获取价格 |
LV/LV-A/LVX/H SERIES, 1-INPUT INVERT GATE, PDSO5, SC-88A, CMPAK-5 | |
HD74LV1GT04A-EL | RENESAS |
获取价格 |
LV/LV-A/LVX/H SERIES, 1-INPUT INVERT GATE, PDSO5, CMPAK-5 | |
HD74LV1GT04AVS | RENESAS |
获取价格 |
LV/LV-A/LVX/H SERIES, 1-INPUT INVERT GATE, PDSO5, VSON-5 | |
HD74LV1GT04AVSE | RENESAS |
获取价格 |
Inverter / CMOS Logic Level Shifter | |
HD74LV1GT04AVSE-E | RENESAS |
获取价格 |
LV/LV-A/LVX/H SERIES, 1-INPUT INVERT GATE, PDSO5, 1.20 X 1.60 MM, 0.50 MM PITCH, PLASTIC, | |
HD74LV1GT08A | RENESAS |
获取价格 |
2?input AND Gate / CMOS Logic Level Shifter |