是否无铅: | 不含铅 | 是否Rohs认证: | 符合 |
生命周期: | Active | 零件包装代码: | TSSOP |
包装说明: | TSSOP, TSSOP14,.25 | 针数: | 14 |
Reach Compliance Code: | compliant | HTS代码: | 8542.39.00.01 |
风险等级: | 5.12 | Is Samacsys: | N |
系列: | LV/LV-A/LVX/H | JESD-30 代码: | R-PDSO-G14 |
长度: | 5 mm | 负载电容(CL): | 50 pF |
逻辑集成电路类型: | AND GATE | 最大I(ol): | 0.006 A |
湿度敏感等级: | 1 | 功能数量: | 4 |
输入次数: | 2 | 端子数量: | 14 |
最高工作温度: | 85 °C | 最低工作温度: | -40 °C |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | TSSOP |
封装等效代码: | TSSOP14,.25 | 封装形状: | RECTANGULAR |
封装形式: | SMALL OUTLINE, THIN PROFILE, SHRINK PITCH | 包装方法: | TAPE AND REEL |
峰值回流温度(摄氏度): | 260 | 电源: | 3.3 V |
Prop。Delay @ Nom-Sup: | 14 ns | 传播延迟(tpd): | 20 ns |
认证状态: | Not Qualified | 施密特触发器: | NO |
座面最大高度: | 1.1 mm | 子类别: | Gates |
最大供电电压 (Vsup): | 5.5 V | 最小供电电压 (Vsup): | 2 V |
标称供电电压 (Vsup): | 2.5 V | 表面贴装: | YES |
技术: | CMOS | 温度等级: | INDUSTRIAL |
端子形式: | GULL WING | 端子节距: | 0.65 mm |
端子位置: | DUAL | 处于峰值回流温度下的最长时间: | NOT SPECIFIED |
宽度: | 4.4 mm | Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
HD74LV08ATELL-E | RENESAS |
获取价格 |
LV/LV-A/LVX/H SERIES, QUAD 2-INPUT AND GATE, PDSO14, TSSOP-14 | |
HD74LV10A | RENESAS |
获取价格 |
Triple 3-input Positive NAND Gates | |
HD74LV10A | HITACHI |
获取价格 |
Triple 3-input Positive NAND Gates | |
HD74LV10AFP | ETC |
获取价格 |
LOGIC GATE|3 3-INPUT NAND|LV-CMOS|SOP|14PIN|PLASTIC | |
HD74LV10AFPEL | RENESAS |
获取价格 |
Triple 3-input Positive NAND Gates | |
HD74LV10AFPEL-E | RENESAS |
获取价格 |
LV/LV-A/LVX/H SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, SOP-14 | |
HD74LV10AP | ETC |
获取价格 |
LOGIC GATE|3 3-INPUT NAND|LV-CMOS|DIP|14PIN|PLASTIC | |
HD74LV10ARP | ETC |
获取价格 |
LOGIC GATE|3 3-INPUT NAND|LV-CMOS|SOP|14PIN|PLASTIC | |
HD74LV10ARPEL | RENESAS |
获取价格 |
Triple 3-input Positive NAND Gates | |
HD74LV10AT | ETC |
获取价格 |
LOGIC GATE|3 3-INPUT NAND|LV-CMOS|TSSOP|14PIN|PLASTIC |