是否Rohs认证: | 不符合 | 生命周期: | Obsolete |
零件包装代码: | DIP | 包装说明: | PLASTIC, DIP-24 |
针数: | 24 | Reach Compliance Code: | not_compliant |
ECCN代码: | EAR99 | HTS代码: | 8542.39.00.01 |
风险等级: | 5.25 | 其他特性: | REGISTER PRELOAD; POWER-UP RESET |
架构: | PAL-TYPE | 最大时钟频率: | 33.3 MHz |
JESD-30 代码: | R-PDIP-T24 | JESD-609代码: | e0 |
长度: | 31.877 mm | 专用输入次数: | 11 |
I/O 线路数量: | 10 | 输入次数: | 22 |
输出次数: | 10 | 产品条款数: | 132 |
端子数量: | 24 | 最高工作温度: | 85 °C |
最低工作温度: | -40 °C | 组织: | 11 DEDICATED INPUTS, 10 I/O |
输出函数: | MACROCELL | 封装主体材料: | PLASTIC/EPOXY |
封装代码: | DIP | 封装等效代码: | DIP24,.3 |
封装形状: | RECTANGULAR | 封装形式: | IN-LINE |
电源: | 5 V | 可编程逻辑类型: | EE PLD |
传播延迟: | 25 ns | 认证状态: | Not Qualified |
座面最大高度: | 4.953 mm | 子类别: | Programmable Logic Devices |
最大供电电压: | 5.5 V | 最小供电电压: | 4.5 V |
标称供电电压: | 5 V | 表面贴装: | NO |
技术: | CMOS | 温度等级: | INDUSTRIAL |
端子面层: | Tin/Lead (Sn85Pb15) | 端子形式: | THROUGH-HOLE |
端子节距: | 2.54 mm | 端子位置: | DUAL |
宽度: | 7.62 mm | Base Number Matches: | 1 |
型号 | 品牌 | 替代类型 | 描述 | 数据表 |
GAL22V10D-25LPN | LATTICE |
功能相似 |
All Devices Discontinued | |
GAL22V10D-25LP | LATTICE |
功能相似 |
High Performance E2CMOS PLD Generic Array Logic | |
GAL22V10D-25LJ | LATTICE |
功能相似 |
High Performance E2CMOS PLD Generic Array Logic |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
GAL22V10B-25QJ | LATTICE |
获取价格 |
High Performance E2CMOS PLD Generic Array Logic | |
GAL22V10B-25QP | LATTICE |
获取价格 |
High Performance E2CMOS PLD Generic Array Logic | |
GAL22V10B-30LD/883 | ETC |
获取价格 |
Electrically-Erasable PLD | |
GAL22V10B-7LJ | LATTICE |
获取价格 |
High Performance E2CMOS PLD Generic Array Logic | |
GAL22V10B-7LP | LATTICE |
获取价格 |
High Performance E2CMOS PLD Generic Array Logic | |
GAL22V10B-7LPI | LATTICE |
获取价格 |
High Performance E2CMOS PLD Generic Array Logic | |
GAL22V10C-10LD/883 | ETC |
获取价格 |
Electrically-Erasable PLD | |
GAL22V10C-10LJ | LATTICE |
获取价格 |
High Performance E2CMOS PLD Generic Array Logic | |
GAL22V10C-10LJI | LATTICE |
获取价格 |
High Performance E2CMOS PLD Generic Array Logic | |
GAL22V10C-10LP | LATTICE |
获取价格 |
High Performance E2CMOS PLD Generic Array Logic |