是否无铅: | 含铅 | 是否Rohs认证: | 不符合 |
生命周期: | Active | 零件包装代码: | DIP |
包装说明: | DIP-14/8 | 针数: | 14/8 |
Reach Compliance Code: | compliant | HTS代码: | 8542.39.00.01 |
风险等级: | 5.73 | 其他特性: | MAX RISE TIME CAPTURED |
系列: | TTL | 输入频率最大值(fmax): | 100 MHz |
JESD-30 代码: | R-PDIP-T8 | JESD-609代码: | e0 |
逻辑集成电路类型: | ACTIVE DELAY LINE | 湿度敏感等级: | 3 |
功能数量: | 3 | 抽头/阶步数: | 1 |
端子数量: | 8 | 最高工作温度: | 70 °C |
最低工作温度: | 输出极性: | TRUE | |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | DIP |
封装等效代码: | DIP14,.3 | 封装形状: | RECTANGULAR |
封装形式: | IN-LINE | 峰值回流温度(摄氏度): | NOT SPECIFIED |
电源: | 5 V | 最大电源电流(ICC): | 115 mA |
可编程延迟线: | NO | Prop。Delay @ Nom-Sup: | 10 ns |
认证状态: | Not Qualified | 座面最大高度: | 6.35 mm |
子类别: | Delay Lines | 最大供电电压 (Vsup): | 5.25 V |
最小供电电压 (Vsup): | 4.75 V | 标称供电电压 (Vsup): | 5 V |
表面贴装: | NO | 技术: | TTL |
温度等级: | COMMERCIAL | 端子面层: | Tin/Lead (Sn/Pb) |
端子形式: | THROUGH-HOLE | 端子节距: | 2.54 mm |
端子位置: | DUAL | 处于峰值回流温度下的最长时间: | NOT SPECIFIED |
总延迟标称(td): | 10 ns | 宽度: | 7.62 mm |
Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
EPA1825-100 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-11 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-12 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-125 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-13 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-14 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-15 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-150 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-16 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines | |
EPA1825-17 | PCA |
获取价格 |
14 Pin DIP High Precision Triple Output TTL Compatible Active Delay Lines |