5秒后页面跳转
EP910DI-40 PDF预览

EP910DI-40

更新时间: 2024-11-28 19:57:19
品牌 Logo 应用领域
阿尔特拉 - ALTERA 时钟输入元件可编程逻辑
页数 文件大小 规格书
9页 233K
描述
UV PLD, 43ns, PAL-Type, CMOS, CDIP40, WINDOWED, CERDIP-40

EP910DI-40 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete零件包装代码:DIP
包装说明:DIP, DIP40,.6针数:40
Reach Compliance Code:unknownECCN代码:EAR99
HTS代码:8542.39.00.01风险等级:5.75
其他特性:MACROCELLS INTERCONNECTED BY GLOBAL BUS; 24 MACROCELLS; 2 EXTERNAL CLOCKS架构:PAL-TYPE
最大时钟频率:25 MHzJESD-30 代码:R-GDIP-T40
JESD-609代码:e0专用输入次数:12
I/O 线路数量:24输入次数:36
输出次数:24产品条款数:240
端子数量:40最高工作温度:85 °C
最低工作温度:-40 °C组织:12 DEDICATED INPUTS, 24 I/O
输出函数:MACROCELL封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DIP封装等效代码:DIP40,.6
封装形状:RECTANGULAR封装形式:IN-LINE
峰值回流温度(摄氏度):220电源:5 V
可编程逻辑类型:UV PLD传播延迟:43 ns
认证状态:Not Qualified子类别:Programmable Logic Devices
最大供电电压:5.5 V最小供电电压:4.5 V
标称供电电压:5 V表面贴装:NO
技术:CMOS温度等级:INDUSTRIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:30Base Number Matches:1

EP910DI-40 数据手册

 浏览型号EP910DI-40的Datasheet PDF文件第2页浏览型号EP910DI-40的Datasheet PDF文件第3页浏览型号EP910DI-40的Datasheet PDF文件第4页浏览型号EP910DI-40的Datasheet PDF文件第5页浏览型号EP910DI-40的Datasheet PDF文件第6页浏览型号EP910DI-40的Datasheet PDF文件第7页 

与EP910DI-40相关器件

型号 品牌 获取价格 描述 数据表
EP910DI40-30 ALTERA

获取价格

UV PLD, 33ns, CMOS, CDIP40, WINDOWED, CERDIP-40
EP910DI40-35 ALTERA

获取价格

UV PLD, 38ns, PAL-Type, CMOS, CDIP40, WINDOWED, CERDIP-40
EP910DI40-40 ALTERA

获取价格

UV PLD, 43ns, CMOS, CDIP40, WINDOWED, CERDIP-40
EP910DI-45 ETC

获取价格

UV-Erasable/OTP PLD
EP910DM-40 ALTERA

获取价格

UV PLD, 43ns, PAL-Type, CMOS, CDIP40, WINDOWED, CERDIP-40
EP910DM-45 ALTERA

获取价格

Programmable Logic Device, PAL-Type, CMOS, CDIP40,
EP910DM-45 ROCHESTER

获取价格

EE PLD,
EP910DM883B-40 ALTERA

获取价格

UV PLD, 43ns, CMOS, CDIP40, WINDOWED, CERDIP-40
EP910EPLD ETC

获取价格

HIGH PERFORMANCE 24 MACROCELL EPLD
EP910I ALTERA

获取价格

Classic EPLD Family