5秒后页面跳转
EP20K200EFI672-2X PDF预览

EP20K200EFI672-2X

更新时间: 2024-09-19 06:00:35
品牌 Logo 应用领域
罗彻斯特 - ROCHESTER 输入元件可编程逻辑
页数 文件大小 规格书
133页 1834K
描述
LOADABLE PLD, 1.97 ns, PBGA672, FINE LINE, BGA-672

EP20K200EFI672-2X 技术参数

生命周期:Active零件包装代码:BGA
包装说明:BGA,针数:672
Reach Compliance Code:unknown风险等级:5.83
JESD-30 代码:S-PBGA-B672JESD-609代码:e1
长度:27 mm专用输入次数:4
I/O 线路数量:376端子数量:672
组织:4 DEDICATED INPUTS, 376 I/O输出函数:MACROCELL
封装主体材料:PLASTIC/EPOXY封装代码:BGA
封装形状:SQUARE封装形式:GRID ARRAY
可编程逻辑类型:LOADABLE PLD传播延迟:1.97 ns
认证状态:COMMERCIAL座面最大高度:3.5 mm
最大供电电压:1.89 V最小供电电压:1.71 V
标称供电电压:1.8 V表面贴装:YES
端子面层:TIN SILVER COPPER端子形式:BALL
端子节距:1 mm端子位置:BOTTOM
宽度:27 mm

EP20K200EFI672-2X 数据手册

 浏览型号EP20K200EFI672-2X的Datasheet PDF文件第2页浏览型号EP20K200EFI672-2X的Datasheet PDF文件第3页浏览型号EP20K200EFI672-2X的Datasheet PDF文件第4页浏览型号EP20K200EFI672-2X的Datasheet PDF文件第5页浏览型号EP20K200EFI672-2X的Datasheet PDF文件第6页浏览型号EP20K200EFI672-2X的Datasheet PDF文件第7页 

与EP20K200EFI672-2X相关器件

型号 品牌 获取价格 描述 数据表
EP20K200EFI672-3ES ETC

获取价格

FPGA
EP20K200EFI784 ALTERA

获取价格

Loadable PLD, PBGA784, 29 X 29 MM, 1 MM PITCH, FINE LINE, BGA-784
EP20K200EQC208 ALTERA

获取价格

Field Programmable Gate Array
EP20K200EQC208-1ES ETC

获取价格

FPGA
EP20K200EQC208-2ES ETC

获取价格

FPGA
EP20K200EQC208-3 ALTERA

获取价格

Loadable PLD, 2.33ns, CMOS, PQFP208, PLASTIC, QFP-208
EP20K200EQC208-3ES ETC

获取价格

FPGA
EP20K200EQC208-3V ALTERA

获取价格

Field Programmable Gate Array
EP20K200EQC240-1 ALTERA

获取价格

Loadable PLD, 1.58ns, CMOS, PQFP240, PLASTIC, QFP-240
EP20K200EQC240-1ES ETC

获取价格

FPGA