5秒后页面跳转
DM74S32 PDF预览

DM74S32

更新时间: 2024-11-14 22:54:35
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD
页数 文件大小 规格书
3页 37K
描述
Quad 2-Input OR Gate

DM74S32 技术参数

生命周期:Obsolete零件包装代码:DIP
包装说明:DIP,针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.76系列:S
JESD-30 代码:R-PDIP-T14长度:19.18 mm
逻辑集成电路类型:OR GATE功能数量:4
输入次数:2端子数量:14
最高工作温度:70 °C最低工作温度:
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装形状:RECTANGULAR封装形式:IN-LINE
传播延迟(tpd):9 ns认证状态:Not Qualified
座面最大高度:5.08 mm最大供电电压 (Vsup):5.25 V
最小供电电压 (Vsup):4.75 V标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
宽度:7.62 mmBase Number Matches:1

DM74S32 数据手册

 浏览型号DM74S32的Datasheet PDF文件第2页浏览型号DM74S32的Datasheet PDF文件第3页 
August 1986  
Revised April 2000  
DM74S32  
Quad 2-Input OR Gate  
General Description  
This device contains four independent gates each of which  
performs the logic OR function.  
Ordering Code:  
Order Number Package Number  
Package Description  
DM74S32  
N14A  
14-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide  
Connection Diagram  
Function Table  
Y = A + B  
Inputs  
Output  
A
L
B
L
Y
L
L
H
L
H
H
H
H
H
H
H = HIGH Logic Level  
L = LOW Logic Level  
© 2000 Fairchild Semiconductor Corporation  
DS006452  
www.fairchildsemi.com  

与DM74S32相关器件

型号 品牌 获取价格 描述 数据表
DM74S32J ROCHESTER

获取价格

OR Gate
DM74S32J/A+ ETC

获取价格

Quad 2-input OR Gate
DM74S32N NSC

获取价格

Quad 2-Input OR Gates
DM74S32N/A+ ETC

获取价格

Quad 2-input OR Gate
DM74S32N/B+ ETC

获取价格

Quad 2-input OR Gate
DM74S373 FAIRCHILD

获取价格

3-STATE Octal D-Type Transparent Latches
DM74S373J/A+ ETC

获取价格

8-Bit D-Type Latch
DM74S373N FAIRCHILD

获取价格

3-STATE Octal D-Type Transparent Latches
DM74S373N/A+ ETC

获取价格

8-Bit D-Type Latch
DM74S373N/B+ ETC

获取价格

8-Bit D-Type Latch