5秒后页面跳转
CY7C409A-35LC PDF预览

CY7C409A-35LC

更新时间: 2024-01-07 16:32:14
品牌 Logo 应用领域
其他 - ETC 内存集成电路先进先出芯片时钟
页数 文件大小 规格书
14页 1136K
描述
x9 Asynchronous FIFO

CY7C409A-35LC 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
零件包装代码:SOJ包装说明:0.300 INCH, SOJ-28
针数:28Reach Compliance Code:not_compliant
ECCN代码:EAR99HTS代码:8542.32.00.71
风险等级:5.91最长访问时间:16 ns
其他特性:FALL THRU 50NS; BUBBLE BACK 50NS最大时钟频率 (fCLK):35 MHz
周期时间:28.57 nsJESD-30 代码:R-PDSO-J28
JESD-609代码:e0长度:17.907 mm
内存密度:576 bit内存集成电路类型:OTHER FIFO
内存宽度:9功能数量:1
端子数量:28字数:64 words
字数代码:64工作模式:ASYNCHRONOUS
最高工作温度:70 °C最低工作温度:
组织:64X9输出特性:TOTEM POLE
可输出:NO封装主体材料:PLASTIC/EPOXY
封装代码:SOJ封装等效代码:SOJ28,.34
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
并行/串行:PARALLEL峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V认证状态:Not Qualified
座面最大高度:3.556 mm最大待机电流:0.1 A
子类别:FIFOs最大压摆率:0.1385 mA
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):4.5 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:J BEND
端子节距:1.27 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:7.5057 mm
Base Number Matches:1

CY7C409A-35LC 数据手册

 浏览型号CY7C409A-35LC的Datasheet PDF文件第2页浏览型号CY7C409A-35LC的Datasheet PDF文件第3页浏览型号CY7C409A-35LC的Datasheet PDF文件第4页浏览型号CY7C409A-35LC的Datasheet PDF文件第5页浏览型号CY7C409A-35LC的Datasheet PDF文件第6页浏览型号CY7C409A-35LC的Datasheet PDF文件第7页 

与CY7C409A-35LC相关器件

型号 品牌 描述 获取价格 数据表
CY7C409A-35PC CYPRESS 64 x 8 Cascadable FIFO 64 x 9 Cascadable FIFO

获取价格

CY7C409A-35VC CYPRESS 64 x 8 Cascadable FIFO 64 x 9 Cascadable FIFO

获取价格

CY7C409A-35VCR CYPRESS 暂无描述

获取价格

CY7C4121KV13 CYPRESS 144-Mbit QDR™-IV HP SRAM

获取价格

CY7C4121KV13-600FCXC CYPRESS 144-Mbit QDR™-IV HP SRAM

获取价格

CY7C4121KV13-600FCXC INFINEON Synchronous SRAM

获取价格