5秒后页面跳转
CY7C341B-35HI PDF预览

CY7C341B-35HI

更新时间: 2024-11-19 20:19:47
品牌 Logo 应用领域
赛普拉斯 - CYPRESS 时钟输入元件可编程逻辑
页数 文件大小 规格书
17页 654K
描述
UV PLD, 55ns, 192-Cell, CMOS, CQCC84, WINDOWED, LCC-84

CY7C341B-35HI 技术参数

生命周期:Obsolete零件包装代码:LCC
包装说明:WQCCJ, LDCC84,1.2SQ针数:84
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.82Is Samacsys:N
其他特性:NO最大时钟频率:40 MHz
系统内可编程:NOJESD-30 代码:S-CQCC-J84
JTAG BST:NO长度:29.21 mm
专用输入次数:7I/O 线路数量:64
宏单元数:192端子数量:84
最高工作温度:85 °C最低工作温度:-40 °C
组织:7 DEDICATED INPUTS, 64 I/O输出函数:MACROCELL
封装主体材料:CERAMIC, METAL-SEALED COFIRED封装代码:WQCCJ
封装等效代码:LDCC84,1.2SQ封装形状:SQUARE
封装形式:CHIP CARRIER, WINDOW电源:5 V
可编程逻辑类型:UV PLD传播延迟:55 ns
认证状态:Not Qualified座面最大高度:5.08 mm
子类别:Programmable Logic Devices最大供电电压:5.5 V
最小供电电压:4.5 V标称供电电压:5 V
表面贴装:YES技术:CMOS
温度等级:INDUSTRIAL端子形式:J BEND
端子节距:1.27 mm端子位置:QUAD
宽度:29.21 mmBase Number Matches:1

CY7C341B-35HI 数据手册

 浏览型号CY7C341B-35HI的Datasheet PDF文件第2页浏览型号CY7C341B-35HI的Datasheet PDF文件第3页浏览型号CY7C341B-35HI的Datasheet PDF文件第4页浏览型号CY7C341B-35HI的Datasheet PDF文件第5页浏览型号CY7C341B-35HI的Datasheet PDF文件第6页浏览型号CY7C341B-35HI的Datasheet PDF文件第7页 
This Material Copyrighted By Its Respective Manufacturer  

与CY7C341B-35HI相关器件

型号 品牌 获取价格 描述 数据表
CY7C341B-35HMB CYPRESS

获取价格

UV PLD, 75ns, 192-Cell, CMOS, CQCC84, WINDOWED, CERAMIC, LCC-84
CY7C341B-35JC CYPRESS

获取价格

OT PLD, 55ns, 192-Cell, CMOS, PQCC84, PLASTIC, LCC-84
CY7C341B-35JC/JI CYPRESS

获取价格

192-Macrocell MAX EPLD
CY7C341B-35JCR CYPRESS

获取价格

OT PLD, 75ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C341B-35JCT CYPRESS

获取价格

OT PLD, 55ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C341B-35JI ETC

获取价格

CY7C341B-35JIR CYPRESS

获取价格

OT PLD, 75ns, CMOS, PQCC84, PLASTIC, LCC-84
CY7C341B-35RC CYPRESS

获取价格

UV PLD, 55ns, 192-Cell, CMOS, CPGA84, WINDOWED, PGA-84
CY7C341B-35RC/RI CYPRESS

获取价格

192-Macrocell MAX EPLD
CY7C341B-35RI ETC

获取价格

UV-Erasable/OTP Complex PLD