5秒后页面跳转
CLC-65664L-55SHXXX:D PDF预览

CLC-65664L-55SHXXX:D

更新时间: 2024-01-08 15:08:53
品牌 Logo 应用领域
TEMIC 静态存储器内存集成电路
页数 文件大小 规格书
9页 569K
描述
Standard SRAM, 8KX8, 55ns, CMOS, CDIP28,

CLC-65664L-55SHXXX:D 技术参数

生命周期:ObsoleteReach Compliance Code:unknown
风险等级:5.84最长访问时间:55 ns
JESD-30 代码:R-CDIP-T28内存密度:65536 bit
内存集成电路类型:STANDARD SRAM内存宽度:8
功能数量:1端口数量:1
端子数量:28字数:8192 words
字数代码:8000工作模式:ASYNCHRONOUS
最高工作温度:70 °C最低工作温度:
组织:8KX8输出特性:3-STATE
可输出:YES封装主体材料:CERAMIC, METAL-SEALED COFIRED
封装形状:RECTANGULAR封装形式:IN-LINE
并行/串行:PARALLEL认证状态:Not Qualified
最小待机电流:2 V最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):3 V标称供电电压 (Vsup):3.3 V
表面贴装:NO技术:CMOS
温度等级:COMMERCIAL端子形式:THROUGH-HOLE
端子位置:DUALBase Number Matches:1

CLC-65664L-55SHXXX:D 数据手册

 浏览型号CLC-65664L-55SHXXX:D的Datasheet PDF文件第2页浏览型号CLC-65664L-55SHXXX:D的Datasheet PDF文件第3页浏览型号CLC-65664L-55SHXXX:D的Datasheet PDF文件第4页浏览型号CLC-65664L-55SHXXX:D的Datasheet PDF文件第5页浏览型号CLC-65664L-55SHXXX:D的Datasheet PDF文件第6页浏览型号CLC-65664L-55SHXXX:D的Datasheet PDF文件第7页 

与CLC-65664L-55SHXXX:D相关器件

型号 品牌 获取价格 描述 数据表
CLC-65664L-70 TEMIC

获取价格

Standard SRAM, 8KX8, 70ns, CMOS, CDIP28,
CLC-65664L-70SHXXX TEMIC

获取价格

Standard SRAM, 8KX8, 70ns, CMOS, CDIP28,
CLC-65664L-70SHXXX:D TEMIC

获取价格

Standard SRAM, 8KX8, 70ns, CMOS, CDIP28,
CLC-65664L-85:D TEMIC

获取价格

Standard SRAM, 8KX8, 85ns, CMOS, CDIP28,
CLC-65664L-85SHXXX:D TEMIC

获取价格

Standard SRAM, 8KX8, 85ns, CMOS, CDIP28,
CLC-65664V-55 TEMIC

获取价格

Standard SRAM, 8KX8, 55ns, CMOS, CDIP28,
CLC-65664V-55:D TEMIC

获取价格

Standard SRAM, 8KX8, 55ns, CMOS, CDIP28,
CLC-65664V-55SHXXX TEMIC

获取价格

Standard SRAM, 8KX8, 55ns, CMOS, CDIP28,
CLC-65664V-55SHXXX:D TEMIC

获取价格

Standard SRAM, 8KX8, 55ns, CMOS, CDIP28,
CLC-65664V-70SHXXX TEMIC

获取价格

Standard SRAM, 8KX8, 70ns, CMOS, CDIP28,