5秒后页面跳转
CD74AC112EX PDF预览

CD74AC112EX

更新时间: 2024-01-22 10:03:27
品牌 Logo 应用领域
瑞萨 - RENESAS 光电二极管栅极
页数 文件大小 规格书
20页 1010K
描述
J-K Flip-Flop, AC Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, CMOS, PDIP16, PLASTIC, DIP-16

CD74AC112EX 技术参数

是否Rohs认证: 不符合生命周期:Obsolete
包装说明:DIP, DIP16,.3Reach Compliance Code:unknown
HTS代码:8542.39.00.01风险等级:5.44
系列:ACJESD-30 代码:R-PDIP-T16
JESD-609代码:e0长度:19.17 mm
负载电容(CL):50 pF逻辑集成电路类型:J-K FLIP-FLOP
最大频率@ Nom-Sup:71000000 Hz最大I(ol):0.012 A
位数:2功能数量:2
端子数量:16最高工作温度:125 °C
最低工作温度:-55 °C输出极性:COMPLEMENTARY
封装主体材料:PLASTIC/EPOXY封装代码:DIP
封装等效代码:DIP16,.3封装形状:RECTANGULAR
封装形式:IN-LINE峰值回流温度(摄氏度):NOT SPECIFIED
电源:3.3/5 V认证状态:Not Qualified
座面最大高度:5.33 mm子类别:FF/Latches
最大供电电压 (Vsup):5.5 V最小供电电压 (Vsup):1.5 V
标称供电电压 (Vsup):5 V表面贴装:NO
技术:CMOS温度等级:MILITARY
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED触发器类型:NEGATIVE EDGE
宽度:7.62 mmBase Number Matches:1

CD74AC112EX 数据手册

 浏览型号CD74AC112EX的Datasheet PDF文件第2页浏览型号CD74AC112EX的Datasheet PDF文件第3页浏览型号CD74AC112EX的Datasheet PDF文件第4页浏览型号CD74AC112EX的Datasheet PDF文件第5页浏览型号CD74AC112EX的Datasheet PDF文件第6页浏览型号CD74AC112EX的Datasheet PDF文件第7页 

与CD74AC112EX相关器件

型号 品牌 描述 获取价格 数据表
CD74AC112F ETC Logic IC

获取价格

CD74AC112M ROCHESTER AC SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO16

获取价格

CD74AC112M GE J-K Flip-Flop, AC Series, 2-Func, Negative Edge Triggered, 2-Bit, Complementary Output, CM

获取价格

CD74AC112M TI DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET

获取价格

CD74AC112M96 TI DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET

获取价格

CD74AC112M96E4 TI DUAL J-K NEGATIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET

获取价格