5秒后页面跳转
CD4023BM96E4 PDF预览

CD4023BM96E4

更新时间: 2024-02-10 03:04:45
品牌 Logo 应用领域
德州仪器 - TI 栅极触发器逻辑集成电路光电二极管
页数 文件大小 规格书
13页 524K
描述
CMOS NAND GATES

CD4023BM96E4 技术参数

生命周期:Contact Manufacturer包装说明:SOP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.58系列:4000/14000/40000
JESD-30 代码:R-PDSO-G14长度:8.65 mm
逻辑集成电路类型:NAND GATE功能数量:3
输入次数:3端子数量:14
最高工作温度:125 °C最低工作温度:-55 °C
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE
传播延迟(tpd):250 ns座面最大高度:1.75 mm
最大供电电压 (Vsup):18 V最小供电电压 (Vsup):3 V
标称供电电压 (Vsup):5 V表面贴装:YES
技术:CMOS温度等级:MILITARY
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL宽度:3.9 mm
Base Number Matches:1

CD4023BM96E4 数据手册

 浏览型号CD4023BM96E4的Datasheet PDF文件第2页浏览型号CD4023BM96E4的Datasheet PDF文件第3页浏览型号CD4023BM96E4的Datasheet PDF文件第4页浏览型号CD4023BM96E4的Datasheet PDF文件第5页浏览型号CD4023BM96E4的Datasheet PDF文件第6页浏览型号CD4023BM96E4的Datasheet PDF文件第7页 
The CD4011B, CD4012B, and CD4023B types  
are supplied in 14-lead hermetic dual-in-line  
ceramic packages (F3A suffix), 14-lead  
dual-in-line plastic packages (E suffix), 14-lead  
small-outline packages (M, MT, M96, and NSR  
suffixes), and 14-lead thin shrink small-outline  
packages (PWR suffix). The CD4011B and  
CD4023Btypes also are supplied in 14-lead thin  
shrink small-outline packages (PW suffix).  
Copyright 2003, Texas Instruments Incorporated  

与CD4023BM96E4相关器件

型号 品牌 获取价格 描述 数据表
CD4023BM96G4 ROCHESTER

获取价格

NAND Gate, 4000/14000/40000 Series, 3-Func, 3-Input, CMOS, PDSO14, GREEN, PLASTIC, SOIC-14
CD4023BMD/883B NSC

获取价格

IC,LOGIC GATE,3 3-INPUT NAND,CMOS,DIP,14PIN,CERAMIC
CD4023BME4 TI

获取价格

CMOS NAND GATES
CD4023BMJ NSC

获取价格

Buffered Triple 3-Input NAND,NOR Gate
CD4023BMJ/883 ETC

获取价格

Triple 3-input NAND Gate
CD4023BMJ/883B NSC

获取价格

IC,LOGIC GATE,3 3-INPUT NAND,CMOS,DIP,14PIN,CERAMIC
CD4023BMN NSC

获取价格

Buffered Triple 3-Input NAND,NOR Gate
CD4023BMS INTERSIL

获取价格

CMOS NAND Gates
CD4023BMS RENESAS

获取价格

CMOS NAND Gate
CD4023BMT TI

获取价格

The CD4011B, CD4012B, and CD4023B types are supplied in 14-lead hermetic dual-in-line cera