生命周期: | Active | 零件包装代码: | DIP |
包装说明: | 0.300 INCH, WINDOWED, CERDIP-24 | 针数: | 24 |
Reach Compliance Code: | unknown | ECCN代码: | 3A001.A.2.C |
HTS代码: | 8542.39.00.01 | 风险等级: | 5.3 |
最大时钟频率: | 18.18 MHz | 长度: | 32 mm |
专用输入次数: | 11 | I/O 线路数量: | 10 |
最高工作温度: | 125 °C | 最低工作温度: | -55 °C |
组织: | 11 DEDICATED INPUTS, 10 I/O | 输出函数: | REGISTERED |
封装主体材料: | CERAMIC, GLASS-SEALED | 封装代码: | WDIP |
封装形式: | IN-LINE, WINDOW | 可编程逻辑类型: | UV PLD |
传播延迟: | 40 ns | 认证状态: | Not Qualified |
座面最大高度: | 5.08 mm | 最大供电电压: | 5.5 V |
最小供电电压: | 4.5 V | 标称供电电压: | 5 V |
表面贴装: | NO | 技术: | CMOS |
温度等级: | MILITARY | 端子形式: | THROUGH-HOLE |
端子节距: | 2.54 mm | 端子位置: | DUAL |
宽度: | 7.62 mm |
型号 | 品牌 | 描述 | 获取价格 | 数据表 |
5962-88724043A | ATMEL | UV PLD, 20ns, PAL-Type, CMOS, CQCC28, CERAMIC, LCC-28 |
获取价格 |
|
5962-8872404KA | ETC | UV-Erasable/OTP PLD |
获取价格 |
|
5962-8872404LA | ATMEL | UV PLD, 20ns, PAL-Type, CMOS, CDIP24, CERAMIC, DIP-24 |
获取价格 |
|
5962-8872404LX | WEDC | UV PLD, 20ns, CMOS, CDIP24 |
获取价格 |
|
5962-8872501LX | CYPRESS | Standard SRAM, 256KX1, 35ns, CMOS, CDIP24, 0.300 INCH, CERDIP-24 |
获取价格 |
|
5962-8872501XA | CYPRESS | Standard SRAM, 256KX1, 35ns, CMOS, CQCC28, CERAMIC, LCC-28 |
获取价格 |