5秒后页面跳转
74S09PC PDF预览

74S09PC

更新时间: 2024-09-13 20:51:27
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 光电二极管逻辑集成电路
页数 文件大小 规格书
1页 27K
描述
AND Gate, TTL, PDIP14,

74S09PC 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete包装说明:DIP, DIP14,.3
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.82JESD-30 代码:R-PDIP-T14
JESD-609代码:e0逻辑集成电路类型:AND GATE
湿度敏感等级:2A端子数量:14
最高工作温度:70 °C最低工作温度:
输出特性:OPEN-COLLECTOR封装主体材料:PLASTIC/EPOXY
封装代码:DIP封装等效代码:DIP14,.3
封装形状:RECTANGULAR封装形式:IN-LINE
峰值回流温度(摄氏度):250电源:5 V
认证状态:Not Qualified施密特触发器:NO
子类别:Gates标称供电电压 (Vsup):5 V
表面贴装:NO技术:TTL
温度等级:COMMERCIAL端子面层:Tin/Lead (Sn/Pb)
端子形式:THROUGH-HOLE端子节距:2.54 mm
端子位置:DUAL处于峰值回流温度下的最长时间:30
Base Number Matches:1

74S09PC 数据手册

  
This Material Copyrighted By Its Respective Manufacturer  

与74S09PC相关器件

型号 品牌 获取价格 描述 数据表
74S09PCQM FAIRCHILD

获取价格

AND Gate, TTL, PDIP14,
74S09PCQR FAIRCHILD

获取价格

AND Gate, TTL, PDIP14,
74S1051 TI

获取价格

12-BIT SCHOTTKY BARRIER DIODE BUS-TERMINATION ARRAY
74S109DC FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDIP16,
74S109DCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDIP16,
74S109FC FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDFP16,
74S109FCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, CDFP16,
74S109PC FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,
74S109PCQM FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,
74S109PCQR FAIRCHILD

获取价格

J-K Flip-Flop, 2-Func, Positive Edge Triggered, TTL, PDIP16,