5秒后页面跳转
74LVT20D PDF预览

74LVT20D

更新时间: 2024-11-17 22:56:23
品牌 Logo 应用领域
恩智浦 - NXP /
页数 文件大小 规格书
10页 101K
描述
3.3V Dual 4-input NAND gate

74LVT20D 技术参数

生命周期:Obsolete零件包装代码:SOIC
包装说明:SOP, SOP14,.25针数:14
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.83系列:LVT
JESD-30 代码:R-PDSO-G14长度:8.65 mm
负载电容(CL):50 pF逻辑集成电路类型:NAND GATE
最大I(ol):0.032 A功能数量:2
输入次数:4端子数量:14
最高工作温度:85 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP14,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE电源:3.3 V
最大电源电流(ICC):1.2 mAProp。Delay @ Nom-Sup:5.4 ns
传播延迟(tpd):4.4 ns认证状态:Not Qualified
施密特触发器:NO座面最大高度:1.75 mm
子类别:Gates最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):2.7 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:BICMOS
温度等级:INDUSTRIAL端子形式:GULL WING
端子节距:1.27 mm端子位置:DUAL
宽度:3.9 mmBase Number Matches:1

74LVT20D 数据手册

 浏览型号74LVT20D的Datasheet PDF文件第2页浏览型号74LVT20D的Datasheet PDF文件第3页浏览型号74LVT20D的Datasheet PDF文件第4页浏览型号74LVT20D的Datasheet PDF文件第5页浏览型号74LVT20D的Datasheet PDF文件第6页浏览型号74LVT20D的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74LVT20  
3.3V Dual 4-input NAND gate  
Product specification  
IC24 Data Handbook  
1996 Aug 28  
Philips  
Semiconductors  

与74LVT20D相关器件

型号 品牌 获取价格 描述 数据表
74LVT20DB NXP

获取价格

3.3V Dual 4-input NAND gate
74LVT20DB-T ETC

获取价格

Dual 4-input NAND Gate
74LVT20D-T ETC

获取价格

Dual 4-input NAND Gate
74LVT20PW NXP

获取价格

3.3V Dual 4-input NAND gate
74LVT20PWDH NXP

获取价格

3.3V Dual 4-input NAND gate
74LVT20PWDH-T NXP

获取价格

IC LVT SERIES, DUAL 4-INPUT NAND GATE, PDSO14, Gate
74LVT20PW-T ETC

获取价格

Dual 4-input NAND Gate
74LVT2240 FAIRCHILD

获取价格

Low Voltage Inverting Octal Buffer/Line Driver with 3-STATE Outputs
74LVT2240_05 FAIRCHILD

获取价格

Low Voltage Inverting Octal Buffer/Line Driver with 3-STATE Outputs and 25OHM Series Resis
74LVT2240MSA TI

获取价格

LVT SERIES, DUAL 4-BIT DRIVER, INVERTED OUTPUT, PDSO20, EIAJ TYPE2, PLASTIC, SSOP-20