5秒后页面跳转
74LVT08PWDH PDF预览

74LVT08PWDH

更新时间: 2024-11-12 22:25:03
品牌 Logo 应用领域
恩智浦 - NXP 栅极逻辑集成电路光电二极管信息通信管理
页数 文件大小 规格书
10页 82K
描述
3.3V Quad 2-input AND gate

74LVT08PWDH 技术参数

生命周期:Active零件包装代码:TSSOP
包装说明:TSSOP,针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.2Is Samacsys:N
系列:LVTJESD-30 代码:R-PDSO-G14
JESD-609代码:e4长度:5 mm
负载电容(CL):50 pF逻辑集成电路类型:AND GATE
功能数量:4输入次数:2
端子数量:14最高工作温度:85 °C
最低工作温度:-40 °C封装主体材料:PLASTIC/EPOXY
封装代码:TSSOP封装形状:RECTANGULAR
封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH最大电源电流(ICC):2 mA
传播延迟(tpd):4.8 ns认证状态:Not Qualified
座面最大高度:1.1 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):2.7 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:BICMOS
温度等级:INDUSTRIAL端子面层:NICKEL PALLADIUM GOLD
端子形式:GULL WING端子节距:0.65 mm
端子位置:DUAL宽度:4.4 mm
Base Number Matches:1

74LVT08PWDH 数据手册

 浏览型号74LVT08PWDH的Datasheet PDF文件第2页浏览型号74LVT08PWDH的Datasheet PDF文件第3页浏览型号74LVT08PWDH的Datasheet PDF文件第4页浏览型号74LVT08PWDH的Datasheet PDF文件第5页浏览型号74LVT08PWDH的Datasheet PDF文件第6页浏览型号74LVT08PWDH的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74LVT08  
3.3V Quad 2-input AND gate  
Product specification  
IC24 Data Handbook  
1996 May 29  
Philips  
Semiconductors  

与74LVT08PWDH相关器件

型号 品牌 获取价格 描述 数据表
74LVT08PW-T ETC

获取价格

Quad 2-input AND Gate
74LVT10 NXP

获取价格

3.3V Triple 3-input NAND gate
74LVT10D NXP

获取价格

3.3V Triple 3-input NAND gate
74LVT10DB NXP

获取价格

3.3V Triple 3-input NAND gate
74LVT10DB-T ETC

获取价格

Triple 3-input NAND Gate
74LVT10D-T ETC

获取价格

Triple 3-input NAND Gate
74LVT10PW NXP

获取价格

3.3V Triple 3-input NAND gate
74LVT10PW,112 NXP

获取价格

74LVT10 - 3.3 V Triple 3-input NAND gate TSSOP 14-Pin
74LVT10PWDH NXP

获取价格

3.3V Triple 3-input NAND gate
74LVT10PWDH-T NXP

获取价格

IC LVT SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, 4.40 MM, PLASTIC, TSSOP-14, Gate