是否Rohs认证: | 不符合 | 生命周期: | Obsolete |
零件包装代码: | TSSOP | 包装说明: | TSSOP, TSSOP48,.3,20 |
针数: | 48 | Reach Compliance Code: | not_compliant |
HTS代码: | 8542.39.00.01 | 风险等级: | 5.06 |
系列: | LVC/LCX/Z | JESD-30 代码: | R-PDSO-G48 |
JESD-609代码: | e0 | 长度: | 12.5 mm |
负载电容(CL): | 50 pF | 逻辑集成电路类型: | BUS DRIVER |
最大I(ol): | 0.024 A | 湿度敏感等级: | 1 |
位数: | 8 | 功能数量: | 2 |
端口数量: | 2 | 端子数量: | 48 |
最高工作温度: | 85 °C | 最低工作温度: | -40 °C |
输出特性: | 3-STATE | 输出极性: | TRUE |
封装主体材料: | PLASTIC/EPOXY | 封装代码: | TSSOP |
封装等效代码: | TSSOP48,.3,20 | 封装形状: | RECTANGULAR |
封装形式: | SMALL OUTLINE, THIN PROFILE, SHRINK PITCH | 电源: | 3.3 V |
Prop。Delay @ Nom-Sup: | 4.2 ns | 传播延迟(tpd): | 5.3 ns |
认证状态: | Not Qualified | 座面最大高度: | 1.1 mm |
子类别: | FF/Latches | 最大供电电压 (Vsup): | 3.6 V |
最小供电电压 (Vsup): | 2.7 V | 标称供电电压 (Vsup): | 3.3 V |
表面贴装: | YES | 技术: | CMOS |
温度等级: | INDUSTRIAL | 端子面层: | Tin/Lead (Sn85Pb15) |
端子形式: | GULL WING | 端子节距: | 0.5 mm |
端子位置: | DUAL | 宽度: | 6.1 mm |
Base Number Matches: | 1 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
74LVC16373APAG | IDT |
获取价格 |
3.3V CMOS 16-BIT TRANSPARENT D-TYPE LATCH | |
74LVC16373APAG8 | IDT |
获取价格 |
3.3V CMOS 16-BIT TRANSPARENT D-TYPE LATCH | |
74LVC16373APVG | IDT |
获取价格 |
3.3V CMOS 16-BIT TRANSPARENT D-TYPE LATCH | |
74LVC16373APVG8 | IDT |
获取价格 |
3.3V CMOS 16-BIT TRANSPARENT D-TYPE LATCH | |
74LVC16373A-Q100 | NEXPERIA |
获取价格 |
16-bit D-type transparent latch with 5 V tolerant inputs/outputs; 3-state | |
74LVC16373DB-T | NXP |
获取价格 |
IC LVC/LCX/Z SERIES, DUAL 8-BIT DRIVER, TRUE OUTPUT, PDSO48, Bus Driver/Transceiver | |
74LVC16373DGGRE4 | TI |
获取价格 |
具有三态输出的 16 位透明 D 型锁存器 | DGG | 48 | -40 to 85 | |
74LVC16373PW-T | NXP |
获取价格 |
IC LVC/LCX/Z SERIES, DUAL 8-BIT DRIVER, TRUE OUTPUT, PDSO48, Bus Driver/Transceiver | |
74LVC16374A | NXP |
获取价格 |
16-bit edge triggered D-type flip-flop with 5 Volt tolerant inputs/outputs 3-State | |
74LVC16374ABQ | NXP |
获取价格 |
16-bit edge-triggered D-type flip-flop with 5 V tolerant inputs/outputs; 3-state |