5秒后页面跳转
74LV20PW PDF预览

74LV20PW

更新时间: 2024-09-23 22:37:11
品牌 Logo 应用领域
恩智浦 - NXP 栅极逻辑集成电路光电二极管
页数 文件大小 规格书
12页 116K
描述
Dual 4-input NAND gate

74LV20PW 技术参数

生命周期:Obsolete零件包装代码:TSSOP
包装说明:TSSOP,针数:14
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.74Is Samacsys:N
系列:LV/LV-A/LVX/HJESD-30 代码:R-PDSO-G14
长度:5 mm负载电容(CL):50 pF
逻辑集成电路类型:NAND GATE功能数量:2
输入次数:4端子数量:14
最高工作温度:125 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:TSSOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd):39 ns认证状态:Not Qualified
座面最大高度:1.1 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):1 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子形式:GULL WING
端子节距:0.65 mm端子位置:DUAL
宽度:4.4 mmBase Number Matches:1

74LV20PW 数据手册

 浏览型号74LV20PW的Datasheet PDF文件第2页浏览型号74LV20PW的Datasheet PDF文件第3页浏览型号74LV20PW的Datasheet PDF文件第4页浏览型号74LV20PW的Datasheet PDF文件第5页浏览型号74LV20PW的Datasheet PDF文件第6页浏览型号74LV20PW的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74LV20  
Dual 4-input NAND gate  
Product specification  
1998 Apr 20  
Supersedes data of 1997 Mar 28  
IC24 Data Handbook  
Philips  
Semiconductors  

与74LV20PW相关器件

型号 品牌 获取价格 描述 数据表
74LV20PWDH NXP

获取价格

Dual 4-input NAND gate
74LV20PWDH-T NXP

获取价格

暂无描述
74LV20PW-T ETC

获取价格

Dual 4-input NAND Gate
74LV21A TI

获取价格

DUAL 4-INPIT POSITIVE-AND GATES
74LV240 NXP

获取价格

Octal buffer/line driver; inverting 3-State
74LV240D NXP

获取价格

Octal buffer/line driver; inverting 3-State
74LV240DB NXP

获取价格

Octal buffer/line driver; inverting 3-State
74LV240DB-T NXP

获取价格

IC LV/LV-A/LVX/H SERIES, DUAL 4-BIT DRIVER, INVERTED OUTPUT, PDSO20, Bus Driver/Transceive
74LV240D-T NXP

获取价格

IC LV/LV-A/LVX/H SERIES, DUAL 4-BIT DRIVER, INVERTED OUTPUT, PDSO20, Bus Driver/Transceive
74LV240N NXP

获取价格

Octal buffer/line driver; inverting 3-State