5秒后页面跳转
74LV10PWDH-T PDF预览

74LV10PWDH-T

更新时间: 2024-11-21 13:00:11
品牌 Logo 应用领域
恩智浦 - NXP /
页数 文件大小 规格书
10页 114K
描述
IC LV/LV-A/LVX/H SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, Gate

74LV10PWDH-T 技术参数

生命周期:Obsolete包装说明:TSSOP,
Reach Compliance Code:unknownHTS代码:8542.39.00.01
风险等级:5.74Is Samacsys:N
系列:LV/LV-A/LVX/HJESD-30 代码:R-PDSO-G14
长度:5 mm负载电容(CL):50 pF
逻辑集成电路类型:NAND GATE功能数量:3
输入次数:3端子数量:14
最高工作温度:125 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:TSSOP
封装形状:RECTANGULAR封装形式:SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd):44 ns认证状态:Not Qualified
座面最大高度:1.1 mm最大供电电压 (Vsup):3.6 V
最小供电电压 (Vsup):1 V标称供电电压 (Vsup):3.3 V
表面贴装:YES技术:CMOS
温度等级:AUTOMOTIVE端子形式:GULL WING
端子节距:0.65 mm端子位置:DUAL
宽度:4.4 mmBase Number Matches:1

74LV10PWDH-T 数据手册

 浏览型号74LV10PWDH-T的Datasheet PDF文件第2页浏览型号74LV10PWDH-T的Datasheet PDF文件第3页浏览型号74LV10PWDH-T的Datasheet PDF文件第4页浏览型号74LV10PWDH-T的Datasheet PDF文件第5页浏览型号74LV10PWDH-T的Datasheet PDF文件第6页浏览型号74LV10PWDH-T的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74LV10  
Triple 3-input NAND gate  
Product specification  
1998 Apr 20  
Supersedes data of 1997 Feb 12  
IC24 Data Handbook  
Philips  
Semiconductors  

与74LV10PWDH-T相关器件

型号 品牌 获取价格 描述 数据表
74LV10PW-T NXP

获取价格

IC LV/LV-A/LVX/H SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, Gate
74LV11 NXP

获取价格

Triple 3-input AND gate
74LV11D NXP

获取价格

Triple 3-input AND gate
74LV11DB NXP

获取价格

Triple 3-input AND gate
74LV11DB-T NXP

获取价格

IC LV/LV-A/LVX/H SERIES, TRIPLE 3-INPUT AND GATE, PDSO14, Gate
74LV11D-T ETC

获取价格

Triple 3-input AND Gate
74LV11N NXP

获取价格

Triple 3-input AND gate
74LV11PW NXP

获取价格

Triple 3-input AND gate
74LV11PWDH NXP

获取价格

Triple 3-input AND gate
74LV11PWDH-T NXP

获取价格

IC LV/LV-A/LVX/H SERIES, TRIPLE 3-INPUT AND GATE, PDSO14, Gate