5秒后页面跳转
74LV10D PDF预览

74LV10D

更新时间: 2024-11-20 22:53:19
品牌 Logo 应用领域
恩智浦 - NXP 栅极触发器逻辑集成电路光电二极管
页数 文件大小 规格书
10页 114K
描述
Triple 3-input NAND gate

74LV10D 技术参数

是否Rohs认证: 符合生命周期:Obsolete
零件包装代码:SOIC包装说明:SOP, SOP14,.25
针数:14Reach Compliance Code:compliant
HTS代码:8542.39.00.01风险等级:5.48
Is Samacsys:N系列:LV/LV-A/LVX/H
JESD-30 代码:R-PDSO-G14长度:8.65 mm
负载电容(CL):50 pF逻辑集成电路类型:NAND GATE
最大I(ol):0.006 A功能数量:3
输入次数:3端子数量:14
最高工作温度:125 °C最低工作温度:-40 °C
封装主体材料:PLASTIC/EPOXY封装代码:SOP
封装等效代码:SOP14,.25封装形状:RECTANGULAR
封装形式:SMALL OUTLINE电源:3.3 V
Prop。Delay @ Nom-Sup:26 ns传播延迟(tpd):44 ns
认证状态:Not Qualified施密特触发器:NO
座面最大高度:1.75 mm子类别:Gates
最大供电电压 (Vsup):3.6 V最小供电电压 (Vsup):1 V
标称供电电压 (Vsup):3.3 V表面贴装:YES
技术:CMOS温度等级:AUTOMOTIVE
端子形式:GULL WING端子节距:1.27 mm
端子位置:DUAL宽度:3.9 mm
Base Number Matches:1

74LV10D 数据手册

 浏览型号74LV10D的Datasheet PDF文件第2页浏览型号74LV10D的Datasheet PDF文件第3页浏览型号74LV10D的Datasheet PDF文件第4页浏览型号74LV10D的Datasheet PDF文件第5页浏览型号74LV10D的Datasheet PDF文件第6页浏览型号74LV10D的Datasheet PDF文件第7页 
INTEGRATED CIRCUITS  
74LV10  
Triple 3-input NAND gate  
Product specification  
1998 Apr 20  
Supersedes data of 1997 Feb 12  
IC24 Data Handbook  
Philips  
Semiconductors  

与74LV10D相关器件

型号 品牌 获取价格 描述 数据表
74LV10DB NXP

获取价格

Triple 3-input NAND gate
74LV10DB-T NXP

获取价格

IC LV/LV-A/LVX/H SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, Gate
74LV10D-T ETC

获取价格

Triple 3-input NAND Gate
74LV10N NXP

获取价格

Triple 3-input NAND gate
74LV10PW NXP

获取价格

Triple 3-input NAND gate
74LV10PW PHILIPS

获取价格

NAND Gate, CMOS, PDSO14,
74LV10PWDH NXP

获取价格

Triple 3-input NAND gate
74LV10PWDH-T NXP

获取价格

IC LV/LV-A/LVX/H SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, Gate
74LV10PW-T NXP

获取价格

IC LV/LV-A/LVX/H SERIES, TRIPLE 3-INPUT NAND GATE, PDSO14, Gate
74LV11 NXP

获取价格

Triple 3-input AND gate