5秒后页面跳转
74H102DC PDF预览

74H102DC

更新时间: 2024-11-06 20:09:43
品牌 Logo 应用领域
飞兆/仙童 - FAIRCHILD 逻辑集成电路触发器
页数 文件大小 规格书
2页 65K
描述
J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, CDIP14,

74H102DC 技术参数

是否无铅: 含铅是否Rohs认证: 不符合
生命周期:Obsolete包装说明:DIP, DIP14,.3
Reach Compliance Code:compliantHTS代码:8542.39.00.01
风险等级:5.67系列:TTL/H/L
JESD-30 代码:R-GDIP-T14JESD-609代码:e0
逻辑集成电路类型:J-K FLIP-FLOP位数:6
功能数量:1端子数量:14
最高工作温度:70 °C最低工作温度:
输出极性:COMPLEMENTARY封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DIP封装等效代码:DIP14,.3
封装形状:RECTANGULAR封装形式:IN-LINE
峰值回流温度(摄氏度):NOT SPECIFIED传播延迟(tpd):20 ns
认证状态:Not Qualified子类别:FF/Latches
最大供电电压 (Vsup):5.25 V最小供电电压 (Vsup):4.75 V
标称供电电压 (Vsup):5 V表面贴装:NO
技术:TTL温度等级:COMMERCIAL
端子面层:Tin/Lead (Sn/Pb)端子形式:THROUGH-HOLE
端子节距:2.54 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED触发器类型:NEGATIVE EDGE
Base Number Matches:1

74H102DC 数据手册

 浏览型号74H102DC的Datasheet PDF文件第2页 
This Material Copyrighted By Its Respective Manufacturer  

与74H102DC相关器件

型号 品牌 获取价格 描述 数据表
74H102DCQM FAIRCHILD

获取价格

J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, CDIP14,
74H102DCQR FAIRCHILD

获取价格

J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, CDIP14,
74H102F NXP

获取价格

TTL/H/L SERIES, NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14
74H102FC FAIRCHILD

获取价格

J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, CDFP14,
74H102FCQM FAIRCHILD

获取价格

J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, CDFP14,
74H102FCQR FAIRCHILD

获取价格

J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, CDFP14,
74H102PC FAIRCHILD

获取价格

J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, PDIP14,
74H102PCQM FAIRCHILD

获取价格

J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, PDIP14,
74H102PCQR FAIRCHILD

获取价格

J-K Flip-Flop, 1-Func, Negative Edge Triggered, TTL, PDIP14,
74H103A NXP

获取价格

IC TTL/H/L SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDIP1