生命周期: | Active | 零件包装代码: | DFP |
包装说明: | DFP, FL14,.3 | 针数: | 14 |
Reach Compliance Code: | not_compliant | HTS代码: | 8542.39.00.01 |
风险等级: | 5.32 | Is Samacsys: | N |
系列: | F/FAST | JESD-30 代码: | R-GDFP-F14 |
长度: | 9.21 mm | 负载电容(CL): | 50 pF |
逻辑集成电路类型: | NAND GATE | 最大I(ol): | 0.001 A |
功能数量: | 4 | 输入次数: | 2 |
端子数量: | 14 | 最高工作温度: | 125 °C |
最低工作温度: | -55 °C | 封装主体材料: | CERAMIC, GLASS-SEALED |
封装代码: | DFP | 封装等效代码: | FL14,.3 |
封装形状: | RECTANGULAR | 封装形式: | FLATPACK |
包装方法: | TUBE | 峰值回流温度(摄氏度): | NOT SPECIFIED |
电源: | 5 V | 最大电源电流(ICC): | 10.2 mA |
Prop。Delay @ Nom-Sup: | 7 ns | 传播延迟(tpd): | 7 ns |
认证状态: | Qualified | 施密特触发器: | NO |
筛选级别: | MIL-PRF-38535 Class Q | 座面最大高度: | 2.03 mm |
子类别: | Gate | 最大供电电压 (Vsup): | 5.5 V |
最小供电电压 (Vsup): | 4.5 V | 标称供电电压 (Vsup): | 5 V |
表面贴装: | YES | 技术: | TTL |
温度等级: | MILITARY | 端子形式: | FLAT |
端子节距: | 1.27 mm | 端子位置: | DUAL |
处于峰值回流温度下的最长时间: | NOT SPECIFIED | 宽度: | 5.97 mm |
Base Number Matches: | 1 |
型号 | 品牌 | 替代类型 | 描述 | 数据表 |
M38510/33001BDA | TI |
完全替代 |
军用 4 通道、2 输入、4.5V 至 5.5V 双极与非门 | W | 14 | -55 |
型号 | 品牌 | 获取价格 | 描述 | 数据表 |
5962-9757801Q2A | TI |
获取价格 |
军用 4 通道、2 输入、4.5V 至 5.5V 双极或非门 | FK | 20 | -5 | |
5962-9757801QCA | TI |
获取价格 |
军用 4 通道、2 输入、4.5V 至 5.5V 双极或非门 | J | 14 | -55 | |
5962-9757801QDA | TI |
获取价格 |
军用 4 通道、2 输入、4.5V 至 5.5V 双极或非门 | W | 14 | -55 | |
5962-9757901Q2A | TI |
获取价格 |
军用 3 通道、3 输入、4.5V 至 5.5V 双极与非门 | FK | 20 | -5 | |
5962-9757901QCA | TI |
获取价格 |
军用 3 通道、3 输入、4.5V 至 5.5V 双极与非门 | J | 14 | -55 | |
5962-9757901QDA | ETC |
获取价格 |
Triple 3-input NAND Gate | |
5962-9758001Q2A | TI |
获取价格 |
DUAL J-K POSITIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET | |
5962-9758001QEA | TI |
获取价格 |
DUAL J-K POSITIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET | |
5962-9758001QFA | TI |
获取价格 |
DUAL J-K POSITIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET | |
5962-9758101Q2A | TI |
获取价格 |
军用 3 通道、3 输入、4.5V 至 5.5V 双极与门 | FK | 20 | -55 |