5秒后页面跳转
5962-9757701QDA PDF预览

5962-9757701QDA

更新时间: 2024-11-25 22:10:19
品牌 Logo 应用领域
德州仪器 - TI 栅极输入元件
页数 文件大小 规格书
13页 468K
描述
QUADRUPLE 2-INPUT POSITIVE-NAND GATES

5962-9757701QDA 技术参数

生命周期:Active零件包装代码:DFP
包装说明:DFP, FL14,.3针数:14
Reach Compliance Code:not_compliantHTS代码:8542.39.00.01
风险等级:5.32Is Samacsys:N
系列:F/FASTJESD-30 代码:R-GDFP-F14
长度:9.21 mm负载电容(CL):50 pF
逻辑集成电路类型:NAND GATE最大I(ol):0.001 A
功能数量:4输入次数:2
端子数量:14最高工作温度:125 °C
最低工作温度:-55 °C封装主体材料:CERAMIC, GLASS-SEALED
封装代码:DFP封装等效代码:FL14,.3
封装形状:RECTANGULAR封装形式:FLATPACK
包装方法:TUBE峰值回流温度(摄氏度):NOT SPECIFIED
电源:5 V最大电源电流(ICC):10.2 mA
Prop。Delay @ Nom-Sup:7 ns传播延迟(tpd):7 ns
认证状态:Qualified施密特触发器:NO
筛选级别:MIL-PRF-38535 Class Q座面最大高度:2.03 mm
子类别:Gate最大供电电压 (Vsup):5.5 V
最小供电电压 (Vsup):4.5 V标称供电电压 (Vsup):5 V
表面贴装:YES技术:TTL
温度等级:MILITARY端子形式:FLAT
端子节距:1.27 mm端子位置:DUAL
处于峰值回流温度下的最长时间:NOT SPECIFIED宽度:5.97 mm
Base Number Matches:1

5962-9757701QDA 数据手册

 浏览型号5962-9757701QDA的Datasheet PDF文件第2页浏览型号5962-9757701QDA的Datasheet PDF文件第3页浏览型号5962-9757701QDA的Datasheet PDF文件第4页浏览型号5962-9757701QDA的Datasheet PDF文件第5页浏览型号5962-9757701QDA的Datasheet PDF文件第6页浏览型号5962-9757701QDA的Datasheet PDF文件第7页 
SN54F00, SN74F00  
QUADRUPLE 2-INPUT POSITIVE-NAND GATES  
SDFS035A – MARCH 1987 – REVISED OCTOBER 1993  
SN54F00 . . . J PACKAGE  
SN74F00 . . . D OR N PACKAGE  
(TOP VIEW)  
Package Options Include Plastic  
Small-Outline Packages, Ceramic Chip  
Carriers, and Standard Plastic and Ceramic  
300-mil DIPs  
1A  
1B  
1Y  
2A  
2B  
V
CC  
1
2
3
4
5
6
7
14  
13  
12  
11  
10  
9
4B  
4A  
4Y  
3B  
3A  
3Y  
description  
These devices contain four independent 2-input  
NAND gates. They perform the Boolean functions  
Y = A B or Y = A + B in positive logic.  
2Y  
GND  
8
The SN54F00 is characterized for operation over  
the full military temperature range of 55°C to  
125°C. The SN74F00 is characterized for  
operation from 0°C to 70°C.  
SN54F00 . . . FK PACKAGE  
(TOP VIEW)  
FUNCTION TABLE  
(each gate)  
3
2
1
20 19  
18  
INPUTS  
OUTPUT  
Y
1Y  
NC  
2A  
4
5
6
7
8
4A  
NC  
4Y  
NC  
3B  
A
B
H
X
L
17  
16  
15  
14  
H
L
L
H
H
NC  
2B  
X
9 10 11 12 13  
logic symbol  
1
1A  
2
&
3
6
NC – No internal connection  
1Y  
2Y  
3Y  
4Y  
1B  
4
2A  
5
2B  
9
3A  
10  
3B  
12  
4A  
13  
4B  
8
11  
This symbol is in accordance with ANSI/IEEE Std 91-1984 and  
IEC Publication 617-12.  
logic diagram (positive logic)  
1
2
1A  
1B  
3
1Y  
2Y  
3Y  
4Y  
4
5
2A  
2B  
6
8
9
3A  
3B  
10  
12  
13  
4A  
4B  
11  
Pin numbers shown are for the D, J, and N packages.  
Copyright 1993, Texas Instruments Incorporated  
PRODUCTION DATA information is current as of publication date.  
Products conform to specifications per the terms of Texas Instruments  
standard warranty. Production processing does not necessarily include  
testing of all parameters.  
2–3  
POST OFFICE BOX 655303 DALLAS, TEXAS 75265  

5962-9757701QDA 替代型号

型号 品牌 替代类型 描述 数据表
M38510/33001BDA TI

完全替代

军用 4 通道、2 输入、4.5V 至 5.5V 双极与非门 | W | 14 | -55

与5962-9757701QDA相关器件

型号 品牌 获取价格 描述 数据表
5962-9757801Q2A TI

获取价格

军用 4 通道、2 输入、4.5V 至 5.5V 双极或非门 | FK | 20 | -5
5962-9757801QCA TI

获取价格

军用 4 通道、2 输入、4.5V 至 5.5V 双极或非门 | J | 14 | -55
5962-9757801QDA TI

获取价格

军用 4 通道、2 输入、4.5V 至 5.5V 双极或非门 | W | 14 | -55
5962-9757901Q2A TI

获取价格

军用 3 通道、3 输入、4.5V 至 5.5V 双极与非门 | FK | 20 | -5
5962-9757901QCA TI

获取价格

军用 3 通道、3 输入、4.5V 至 5.5V 双极与非门 | J | 14 | -55
5962-9757901QDA ETC

获取价格

Triple 3-input NAND Gate
5962-9758001Q2A TI

获取价格

DUAL J-K POSITIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET
5962-9758001QEA TI

获取价格

DUAL J-K POSITIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET
5962-9758001QFA TI

获取价格

DUAL J-K POSITIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET
5962-9758101Q2A TI

获取价格

军用 3 通道、3 输入、4.5V 至 5.5V 双极与门 | FK | 20 | -55