生命周期: | Contact Manufacturer | 包装说明: | DIP-16 |
Reach Compliance Code: | unknown | HTS代码: | 8542.39.00.01 |
风险等级: | 5.78 | Is Samacsys: | N |
系列: | ACT | JESD-30 代码: | R-GDIP-T16 |
长度: | 19.56 mm | 逻辑集成电路类型: | XOR GATE |
功能数量: | 4 | 输入次数: | 2 |
端子数量: | 16 | 最高工作温度: | 125 °C |
最低工作温度: | -55 °C | 封装主体材料: | CERAMIC, GLASS-SEALED |
封装代码: | DIP | 封装形状: | RECTANGULAR |
封装形式: | IN-LINE | 传播延迟(tpd): | 9.6 ns |
座面最大高度: | 5.08 mm | 最大供电电压 (Vsup): | 5.5 V |
最小供电电压 (Vsup): | 4.5 V | 标称供电电压 (Vsup): | 5 V |
表面贴装: | NO | 技术: | CMOS |
温度等级: | MILITARY | 端子形式: | THROUGH-HOLE |
端子节距: | 2.54 mm | 端子位置: | DUAL |
宽度: | 7.62 mm | Base Number Matches: | 1 |
型号 | 品牌 | 描述 | 获取价格 | 数据表 |
54ACT11086J | ETC | Quad 2-input Exclusive OR (XOR) Gate |
获取价格 |
|
54ACT11109 | TI | DUAL J-K POSITIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET |
获取价格 |
|
54ACT11109_09 | TI | DUAL J-K POSITIVE-EDGE-TRIGGERED FLIP-FLOPS WITH CLEAR AND PRESET |
获取价格 |
|
54ACT11109FK | TI | ACT SERIES, DUAL POSITIVE EDGE TRIGGERED J-KBAR FLIP-FLOP, COMPLEMENTARY OUTPUT, CQCC20 |
获取价格 |
|
54ACT11109J | ETC | J-K-Type Flip-Flop |
获取价格 |
|
54ACT11112FK | ETC | J-K-Type Flip-Flop |
获取价格 |